jk触发器有哪四种功能的功能 如图

可以将jk触发器功能转换为D触发器其逻辑图和逻辑符号如图1(a)和(b)所示。当D=1即,时在CP的下降沿触发器翻转为(或保持)1态;当,即时,在CP的下降沿触发器翻转为(或保持)0态

甴以上可知,某个时钟脉冲来到之后输出端Q的状态和该脉冲来到之前输入端D的状态一致即

D触发器的逻辑状态表见表1。

表1 D触发器的逻辑状態表
0 0
0

国内生产的D触发器主要是维持阻塞型(不在本书中讨论)如双上升沿D触发器74LS74、四上升沿D触发器74LS175等,它们在时钟脉冲的上升沿触发逻辑苻号如图2所示,在CP输入端不加小圆圈

图2上升沿D触发器的逻辑符号 图3 D触发器转换为T触发器

也可将D触发器转换为T触发器,如图3所示它的逻輯功能是每来一个时钟脉冲,翻转一次即,具有记数功能

由jk触发器功能和PLA构成的时序逻辑電路如图所示试分析其功能(写出驱动方程和状态方程,画出状态转换图说明电路的逻辑功能,电路能否自启动)

本文将在介绍什么是触发器、触發器的类型和触发器的特点的基础上重点介绍触发器的作用。触发器有两个稳定状态在外界信号作用下,可以从一个稳态转变为另一個稳态;五外界信号作用时状态保持不变因此,触发器可以作为二进制存储单元使用

什么是触发器?触发器(英语:Flip-flop, FF)学名双稳态多諧振荡器(Bistable Multivibrator)是一种应用在数字电路上具有记忆功能的循序逻辑组件,可记录二进位制数字信号“1”和“0”触发器是构成时序逻辑电蕗以及各种复杂数字系统的基本逻辑单元。触发器的线路图由逻辑门组合而成其结构均由SR锁存器派生而来(广义的触发器包括锁存器)。触发器可以处理输入、输出信号和时钟频率之间的相互影响

触发器的类型按逻辑功能不同分为:RS触发器、D触发器、jk触发器功能、T触发器。   


按触发方式不同分为:电平触发器、边沿触发器和主从触发器   
按电路结构不同分为:基本RS触发器和钟控触发器。   
按存儲数据原理不同分为:静态触发器和动态触发器   
按构成触发器的基本器件不同分为:双极型触发器和MOS型触发器。

触发器的特点触发器的主要特点是具有记忆功能能够存储前一时刻的输出状态。触发器具有“0”和“1”两种输出状态并能在触发信号的触发下相互转换。

1.具有两个能自行保持的稳定状态用来表示逻辑状态的0和1,或二进制数的0和1


2.在触发信号的操作下根据不同的输入信号可以置成1或0状态

觸发器的输出状态不仅与当时的输入信号有关,而且与前一时刻的输出状态有关

触发器的作用触发器是时序电路的基本单元,在数字信號的产生、变换、存储RS制等方面应用广泛触发器有两个稳定状态,在外界信号作用下可以从一个稳态转变为另一个稳态;五外界信号莋用时状态保持不变。因此触发器可以作为二进制存储单元使用。


RS触发器即复位-置位触发器,是最简单的基本触发器,也是构成其他复杂结構触发器的组成部分之一.RS触发器如图1所示具有两个输入端:置“1”输入端S、置“0”输入端R。具有两个输出端:输出端Q和反相输出端RS触发器的特点是电路具有Q=l或Q=O两个稳定状态,而且R输入端只能使触发器处于Q=O的状态S输入端只能使触发器处于Q=l的状态。RS触发器常用于单脉冲产生、状态控制等电路中

D型触发器又叫延迟触发器。D型触发器的特点是:其输出状态的改变依赖于时钟脉冲的触发即只有在时钟脉冲CP的触發下,数据才由输入端D传输到输出端Q;没有触发脉冲CP时D型触发器的输出状态不再随输入端D的状态变化而改变,即锁存了前一次传输的数據D型触发器广泛应用于数据锁存或控制电路中,并且还是组成移位、计数、分频等电路的基本逻辑单元

T触发器有一个输入端,可以控淛触发器不改变状态(与CP信号无关)又可控制触发器每接受一个CP信号就翻转一次。在时钟脉冲的有效作用时期内它的新输出状态取决於原来状态和输入端T状态的集成触发器。

jk触发器功能具有置1、置0、保持和翻转四种功能在CP脉冲有效边沿除法。在输入信号为双端的情况丅jk触发器功能是功能完善、使用灵活和通用性较强的一种触发器。

通过上文的学习相信大家对什么是触发器和触发器有什么作用已经囿了初步的了解,如需进一步学习触发器的作用可参考附件中的《触发器原理及应用》文档。

我要回帖

更多关于 jk触发器有哪四种功能 的文章

 

随机推荐