VHDL利用计数器实现延时计数器问题?

基于VHDL利用PS2键盘控制的密码锁设计

摘 要:现代社会人们的安全意识正在不断提升。按键密码锁由于其具有方便性、低成本等特征还是大有用武之地的。但是通常的按键密码锁开发都是基于单片机技术。因为单片机在性能方面存在着一些不足还不能完全满足人们对密码锁功能和安全方面进行扩展的需求。所以本文提出了一种相应的解决方法。
本文阐述了一种基于FPGA平台和VHDL语言的密码锁设计原理与方法密码锁作为一个小型数字系统,通过利用PS/2接口键盘作为输入模块、FPGA作为核心处理模块、LED数码管作为输出模块来实现其具体的功能。设计过程中所用的具体芯片型号是XILINX公司的SPARTAN XC3S400,EDA开发工具为ISE ,仿真工具是Modelsim SE
最后,本文实现了一个简单的密码锁原型系统的设计该系统开发采用了“从上至下”的设计方针,先设计系统的主要功能模块然后对功能模块进行具体化实现。最终的密码锁系统解决了密码锁输入模块的通讯问题,密码锁控制模块的构造問题密码锁输出模块的显示问题。

我试图在VHDL中编写一个简单计数器但我总是得到这个错误:



有谁知道我为什么会收到这个错误?

我要回帖

更多关于 延时计数器 的文章

 

随机推荐