altium designer9中的问题!!

是Altium公司推出的一体化电子产品开發系统它将原理图设计、电路仿真、PCB绘制编辑、拓扑逻辑自动布线、信号完整性分析和设计输出等技术的完美融合,可为您提供全新的設计解决方案使设计者可轻松地进行设计,并使

的质量和效率大大提高altium designer9 9全面继承包括Protel 99SE、Protel DXP在内的先前一系列版本的功能和优点,并在此基础上增加许多改进和高端的新功能如它拓宽了板级设计的传统界面,全面集成了FPGA设计功能和设计实现功能从而可允许您将系统设计Φ的FPGA与PCB设计及嵌入式设计集成在一起,同时由于Altium Designer在继承先前Protel软件功能的基础上综合了FPGA设计和嵌入式系统软件设计功能,且对计算机的系統需求比先前的版本要高一些

9增强了PCB的3D单层显示模式,在原有的基础上增加了单层显示模式该模式在检查内部电影层时特别有用,且茬3D模式下察看PCB时切换到单层模式的操作与2D模式下完全一样同时程序拥有全新的主页,在该主页中提供了一个可进入很多的任务管理页面囷技术支持的资源的“中心枢纽”可让您进入您所经常使用的领域更具效率,如我的帐户、基本设计任务以及当你登录你的Altium帐户此外,Altium Designer 9拥有新的FPGA可配置通用元件和FPGA外设内核元件新的可配置的一线制Wishbone总线主控制器外设可被配置为支持多达8个相互独立的一线制总线,可根據总线界面您既可以定义为单一、双向端口(为了连线的灵活性)使用,也可以定义为回归三态接口使用如原来的WB_OWM外设。




6、直接默认点击Next

7、点击Next,开始正式的安装并等待安装完成开始下一步的破解和汉化



【注意事项】如想修改注册名只需修改:

horose用你自己的名字替换,其它参数在单机版的情况下无需修改


2、完成更改点击“生成协议”


3、弹出文件保存界面,可任意取名然后保存到桌面


4、提示注册文件生成成功




【打开教程】由于altium designer9 9安装完成并不会出现在桌面上,需用户手动打开打开方法:


7、提示破解完成,并开始下一步的汉化




3、重启軟件就可以体验简体中文界面


1、首先打开AD比如“放置”菜单没有了,如菜单箭头所指


2、此时在菜单栏右边空白处点击右键出现customize选项



4、嘫后切换到工具栏中,在滑块作为主菜单使用下拉菜单中选择PCB库菜单栏


5、此时选择好之后在下面选中第一个PCB菜单栏,点击下面的回复

6、此时关闭对话框发现原先丢失的菜单栏已经恢复了

一、3D单层显示模式在这个版本中,PCB的3D可视化有了增强在原来的基础上增加了单层显礻模式 - 在检查内部电源层时特别有用。在3D模式下察看PCB时切换到单层模式的操作其实与2D模式下一样 - 使用熟悉的快捷键 Shift+S 切换到单层显示模式單层模式的有效显示设置,作为 Board Insight System定义的一部分可以在 PCB 二、服务包2的修订注解列表1.PCB★在撤消一个器件封装的变化之后(通过器件属性的改變),成功的撤消到替换之前的封装状态但是一些操作需要其恢复之前正确的显示。这个显示的问题已经被修复

★当使用‘环绕障碍’戓者是‘遇到第一个障碍停止’的布线模式的时候交互式布线不能创建完整的圆弧的问题

★当导入Protel 99 SE二进制PCB设计文件的时候,底层贴片的器件的焊盘在导入之后会变成一个零尺寸的圆的形状现在无论是形状还是贴片的焊盘都可以正常的导入了

★图标宽度控制在布线宽度规則设置窗口在‘确定’或者是‘应用’窗口被选择之后会自发的从‘N/A’到0 单位复位。这个问题也被更正修复了DirectX的图形显示问题即在批量DRC嘚检测之后极少的会有目标对象丢失的现象

2.原理图★一个在altium designer9 Summer 08中被介绍的,在原理图中多个未被锁定的管教不能被拖动的bug已经被回修复

★这個‘=Description’特殊字符在标题块中也可以正常的使用了

★连接到带有Openbus arbiter的openbus文件的时候不会再导致堆栈溢出的现象

★针对NB 3000,对于PB30原型外设板的支持

★当哆重的FPGA被包含在JTAG链中重新下载到一个设备中不会导致属于其他FPGA工程中软链的仪器面板的消失

★数字IO仪表中数字面板现在可以正常的使用叻,尤其是其滑动控制被使用的时候

★现在可能使用Synplicity公司的Actel的单节点锁定的license的综合器综合将会在Actel的 Libero中被用相同的方法来运行

★其它的颜銫已经被添加到led的数字和数字IO软仪表控制中

★关闭OpenBus信号管理窗口,在内存配置器控制窗口被援引之后现在便可以恰当的保存或者是对内存控制器做一些变化

★在NanoBoard被连接并且拥有了打开的目标设备且有一个有效地限制文件,当刷新仪表查看页面的时候内存泄露的情况不会洅发生

★在PCB到FPGA的工程向导中,空格字符不会再插入到默认的工程或者是配置名中去

★时序的限制文件被恰当的传送给altium designer9当Actel 综合器被设置的時候

★Altium的综合器也不再花费大量的时间去综合大块的未初始化的被FIFO器件所配置的内存实例

★一个水平滚动轴已经被添加到检索物理设备窗ロ,来提高在多设备显示情况下的可读性

4.系统级★现在在BOM中包括了“Include Not Fitted Components”选项其中包括了那些在当前的变量中并没有装配的器件,当”Include Not Fitted Component”選项被选中之后一个“Fitted”将会出现,其中包括了每一个器件的“Fitted”或者是“Not Fitted”选项而为装配的器件的数量值是零

里面,回车键应该可鉯正常的工作了

★在工程中打开所有的源文件不会再打开程序文件

★保存设计工作区的命令不再保存工程和自由文件在一起以致产生负面嘚影响

★很多窗口都可以记忆你将他们放置在的地方并且在随后会出现在相同的位置

★搜寻速度很慢或者是没有反应的供应商的浏览器茬15秒之后会结束,而替代无限期的封锁

★当你使用一个智能PDF或者是打印到PDF而创建的镜像的PCB 打印输出的时候(在所有的打印里面都可以不僅仅是在winter 09 SP1里面提到的PCB 的打印)

5.嵌入式★当屏幕设置图形的角度为90或者是270度的时候,这个宽度和高度会被保存在‘画布’上

★当多重的按键茬连接到的NB3000的USB键盘上时且被同时按下并且释放的时候,软件平台构建器现在可以恰当的生成字符

★当使用软件平台的文字显示的功能来寫入文字到NB3000的TFT的时候这个显示屏将被自动的刷新,同时结果也会变得可见的

三、PCB板机械层设定增加到32层1.altium designer9 Summer 09版本在板级设计方面新增加了16个機械层是前面发布版本的两倍,总数达到了32层


以下输入向导(File?Import Wizard*或者*文件?导入向导)支持新增加的16个机械层


四、为FPGA仪器编写脚本altium designer9也提供了┅种自定义的仪器在FPGA里可以设计一个简单的虚拟仪器。Summer 09的发布通过允许建立更多强大的脚本应用来建立更智能,友好的环境而提高它的能仂使用新的可配置的NanoBoard接口仪器。随着Custom Instrument的引入你可以创建自定义的仪器面板和使用脚本——对于仪器的内部——而提供更强大的控制。Nanoboard Interface instrument嘚控制具备了新的水平通过允许写入一个外部脚本作为单独的脚本工程的部分,然后连接那个工程到仪器上这个概念被作为 连接的脚夲 而被引用

1.编写和连接脚本外部的脚本被写入——使用窗体或者units——根据要求并存储为脚本工程的部分(*.PrjScr).AltiumDesigner所支持的任何的脚本语言都能够用來创建你的外部脚本,对基于窗体的脚本多窗体的脚本等都被支持,无论多少脚本都没有任何的限制一旦脚本被写入,他就被连接到Nanoboard Interface instrument洏作为仪器配置的组成部分——在 Nanoboard Interface instrument 对话框在对话框中的脚本工程区域简单的使用field来浏览和打开所要求的工程


作为配置的部分,你可以非瑺容易的通过使用Altium Instrument Dashboard的选项一旦仪表板被运用,你也可以指定连接的脚本是否被引用作为一个自定义的仪器, Nanoboard Interface instrument的配置被储存在仪器中當FPGA设计被下载到目标物理器件后,当仪器 Devices 视窗( View?Devices 视窗 )在软器件链被探测到的时候altium designer9能够用一种或者两种方法来恢复它的配置信息( View?Devices 视窗 ):

★From Project–这個配置信息是从FPGA工程中来检索运行,并且这个工程文件必须处于打开的状态以便在 Device 视窗 里显示其具体的仪器信息

★From FPGA–这个配置信息被下载箌物理器件的设计当中并且被存储在RAM块中,它可以直接运行而这个工程文件不需要处于打开状态

五、全新的主页altium designer9的主页提供了一个可鉯进入很多的任务任务管理页面和技术支持的资源的'中心枢纽',这个页面的设计是为了清晰简洁而有力的展现相关的信息,让您进入您所经常使用的领域更具效率,如: 我的帐户,基本设计任务,以及当你登录你的Altium帐户的时候给你提供的其他的信息和资源


六、在外部Web页面内打开网絡链接altium designer9内包含了大量网络资源的链接在altium designer9中可以直接浏览网页中的内容,还可以通过其它类型的WEB浏览器去查看它们


七、增强了供应商数据altium designer9 Summer 09蝂本中新增了两个元器件供应商信息的实时数据连接这两个供应商分别为 Newark 和 Farnell 。通过供应商数据查找面板内的供应商条目用户现在可以姠目标元件库(SchLib, DbLib, SVNDbLib)或原理图内的元器件中导入元器件的参数、数据手册链接信息、元器件价格和库存信息等。另外用户还可以在目标库內从供应商条目中直接创建一个新的元器件

1.新增的供应商Farnell和Newark与Digi-Key一道成为altium designer9支持的可实时链接的供应商。在多个供应商之间用户可以比较并選择最好的元器件完成下单


2.访问特定客户数据和价格信息如果用户已经拥有了Farnell或Newark的Customer Id和Secret Key ,用户就可以登录并获却专用客户数据和价格信息 特别需要注意的,不要忘记选择您所在的国家(或区域)从而获取当地准确的产品数据


3.导入元器件参数通过Supplier Search 面板的查找获得希望的供应商条目,用户就可以向目标元件库(SchLib, DbLib, SVNDbLib)或原理图内的元器件中导入元器件的参数、数据手册链接信息、元器件价格和库存信息等另外,鼡户还可以在目标库内从供应商条目中直接创建一个新的元器件


八、增强了图形化DRC冲突显示Summer 09发布了定制化图形显示设计冲突的新功能这個功能可以应用在在线/批处理方式的规则检测中。通过可定义的冲突覆盖完成规则验证我们可以获得更大DRC显示的灵活性

1.定制冲突图形大哆数的设计规则检测可以同时通过在线和批处理方式 (DRC)来执行,而且现在它们还可以关联定制化的冲突图形当某个规则冲突了,它会显示茬工作区中在多数情况下, 显示冲突的图形是相同的。例如一个线段宽度的冲突或者一个最小环宽的冲突显示了近似的图形,它们不仅指示出冲突发生在哪里而且为什么会是冲突——显示出我们先前定义的这个规则的约束值


2.增强的冲突处理规则冲突的处理在altium designer9 Summer 09版本中使用叻新的方法。首先查看规则和冲突现在使用了一个新的专门的面板—— PCB Rules and Violations 。 不需要再从 PCB 面板中的下拉菜单中选取


3.DRC冲突显示控制除了定制冲突图形以外冲突覆盖也可以设置和使用。冲突覆盖将画在设计元素上与altium designer9先前版本中DRC显示的方式一样。最主要的区别是您可以从一系列類型中选择一种显示方式


九、新的FPGA可配置通用元件1.CLOCK_MANAGER新的可配置时钟管理器元件可让您基于特定的输入时钟快速生成单一数字显示式时钟输絀方案对于所有的通过配置文件(或者其中多个特定的约束文件)而被绑定到您的FPGA项目的所有物理FPGA器件,该器件将输出一个相同的时钟頻率而这种频率可以通过设置该器件的相关时钟生成方面的参数来实现


2.操作时,您只需要简单地键入输入频率(位于您连接到元件的CLK输叺端)然后键入您想要生成的特定的输出频率(位于CLKA管脚的输出端)。您可以定义生成的时钟信号的一个特地相位或者一个可接受的誤差范围(因为一些器件可能不能输出您需要的频率的精确值,只能输出接近的频率值)

3.一旦定义了您的输出频率,简单地点击*Solve*按钮將会计算出一个输出频率解决方案,列出每个目标器件可达到的输出频率您可以快速地访问哪些器件可达到您需要的时钟频率并正常工莋。相应的时钟生成的公式参数也会被列出这些就是用于特定器件达到的某种输出频率的设置。

4.如果一个器件不能处理定义好的时钟频率它将没有解决方案,并用红色高亮有时候也可以在遇到一个不能达到需要的时钟频率的器件时,通过调节其误差值然后再点击*solve*按钮來进行尝试

5.其中还提供有加速缩放选项。它典型地被用于当所需要的输出频率远远低于输出时钟的情况即需要的输出频率依赖于器件外部的支持,但可以通过使用附加的时钟分频电路来达到如果在这种情况下,其解决方案也会定义出需要什么样的附加时钟分频电路您需要添加相应的时钟分频器件,这些器件可以在FPGA通用元件集成库 中找到并使用

十、新的FPGA外设内核元件1.WB_OWM_V2新的可配置的一线制Wishbone总线主控制器外设可被配置为支持多达8个相互独立的一线制总线根据总线界面,您既可以定义为单一、双向端口(为了连线的灵活性)使用也可以萣义为回归三态接口使用,如原来的WB_OWM外设


2.WB_LED_CTRL新的带Wishbone总线的可配置LED控制器可让您便捷地连接并控制您的设计中用到的不同的LED并控制它们的亮喥。控制器可以处理多达255个标准的或者RGB类型的LED的连接情况


1.超级强大的布线技术帮助您充分发挥设计潜力

从复杂的电路板布局到创新的可穿戴技术altium designer9可以非常很容易地设计出有效无误的PCB板。凭借强大的布线技术包括交互式布线模式和智能自动完成助手,您可以完全掌控PCB设计

2.领先一步开始下一个设计工程

今天的设计是建立在过去成功的设计基础之上的。通过altium designer9中最高效的设计复用工具帮助您发掘真正的设计潛力。轻松保存、共享和复用一切最值得信赖的设计资产包括设计片段、受管的原理图图纸、公司的元器件库和模板等。

3.轻松完成您的設计之旅

从概念到完成产品您的设计过程可以分解为若干个不同的阶段,这些阶段需要保持一致性和连接性利用altium designer9强大的发布管理工具,您可以完全掌控设计过程利用灵活的输出文档管理工具,您可以即时向制造商传达完整的设计意图

1.创造未来的柔性设计技术

要想在瞬息万变的电子设计领域中生存下去,您需要一直站在变化的最前沿来保持设计竞争力。通过业界第一款也是唯一一款支持刚柔结合PCB设計的altium designer9工具设计当前最具创新性的产品。轻松地定义材料选择智能地完成刚柔结合板的布局和布线,在美观的、原生3D PCB中展现您的工程艺術作品

2.规范并集中管理您最有价值的设计资产

设计过程的成功取决于所使用元器件的数据完整性、可靠性和一致性。通过altium designer9的集中元器件庫管理功能 可以建立一个来源唯一的、可信赖的、由整个设计团队共享的元器件库。您可以在未来所有的项目中立刻使用、管控和复鼡所有有价值的元器件。

3.在机械世界可视化和验证您的电子设计

任何电子设计产品都要安装在机械物理实体之中通过altium designer9的原生3D可视化与间距检查功能,确保电路板在第一次安装时即可与外壳完美匹配不再需要昂贵的设计返工。在3D编辑状态下电路板与外壳的匹配情况可以實时展现,您可以在几秒钟内解决电路板与外壳之间的

三、广阔的工程应用范围

1.将您的设计与动态、智能的数据相连

最佳的元器件是需偠的时候就能够买到,并且价格还符合您的预算要求使用altium designer9的Supplier Links功能,可以从信赖的供应商那里获得丰富的元器件实时定价和可用性数据即时获得常用元器件的价格和库存信息,您不再会因为买不到元器件而推迟产品发布日期了

2.掌控设计数据和工作流程的效率

设计过程的荿功取决于一系列单独但密切相关的细节。通过altium designer9强大的数据管理工具掌控您的设计数据和工作流程。使用灵活的生命周期管理系统可鉯精确地控制设计数据;使用强大的版本控制系统,可以跟踪每一个设计变更

3.发掘专业创建设计内容的潜力

无需从头开始进行所有的PCB设計,您可以直接利用Altium建库专家们的知识和经验访问Altium公司提供的超过300000个免费元器件,提高元器件的创建效率充分利用Altium专业制作专业管理嘚统一元器件库内容,节省创建和管理元器件库的时间


Tab——浮动图件的属性设置

Home——以光标位置为中心

x+ab——取消所有被选取图件的选取狀态

x——将浮动图件左右翻转

y——将浮动图件上下翻转

Space——将浮动图件旋转90度

Ctrl+f——寻找指定的文字

Space——绘制导线,直线或总线时改变走線模式

Ctrl+Tab——在打开的各个设计文件文档之间切换

Alt+Tab——在计算机打开的各个应用程序之间切换

Ctrl+鼠标滚轮——放大缩小

D+M——原理图中所有器件建库

D+L——添加/移除库

P+D+LSCH——下放置普通线(非电气)

Ctrl+拖拽——SCH下连线跟着器件走

Shift+拖拽——SCH下复制元器件

Ctrl+M——距离测量(Q可切换公/英制)

R,M——测量任意两点间的距离

空格键在交互布线的过程中切换布线方向

O,B——设置PCB属性

OP——设置PCB相关参数

D,K——PCB层管理器E

OS——设置PCB原点

altium designer9 9破解后为什么在一个局域网内会鈈断提示错误呢 [问题点数:20分]

我们用没发现这样的问题啊,你看看再装一次吧再看看破解有问题么


我们局域网不用的时候都把网线拔掉

可能是破解有问题,再重新破解安装一次

破解时候,有一个号码局域网内不能有相同的。重新破解就好!!

我以前也遇到过,因為破解的是单机版的所以局域网会有冲突。可以在网上找一个局域网的 .alf 文件覆盖目录下的同样文件就可以了。

签到新秀 累计签到获取不积跬步,无以至千里继续坚持!

可能是同一个许可证号的问题。不能同时使用

那是因为破解没有彻底。人家的软件买好多钱的~~忍忍吧

网线拔了就好了,或者在防火墙里设置设置

红花 2008年2月 VB大版内专家分月排行榜第一
黄花 2011年11月 VC/MFC大版内专家分月排行榜第二
蓝花 2008年5月 其怹开发语言大版内专家分月排行榜第三

我也遇到过这样的问题,是因为同一局域网内其他人用了和你一样的破解文件在其他人已经用的時候,拔掉网线就可以了

你和别人用的同一个破解文件吧

跟别人用的同一个许可证文件,建议下载一个许可证文件生成插件

匿名用户不能发表回复!
为什么要删除 我都没在意 哈哈

一粒金砂(中级), 积分 10, 距离下一级还需 190 积分

一粒金砂(中级), 积分 10, 距离下一级还需 190 积分

09时总是会在工程文件夹下生成一个History的文件夹,这个攵件夹收集了我所以的设计资料它无限重复打包我的设计。我对这种行为有着恐惧感而且还占用了大量磁盘空间。请问那位高手能否解释它们的企图或如何禁止它生成

一粒金砂(中级), 积分 10, 距离下一级还需 190 积分

一粒金砂(中级), 积分 10, 距离下一级还需 190 积分

可以改位置,恏像删不了

利用Microchip的Trust&GO平台可快速简便地为您的IoT设计实现安全身份验证。我们将向您展示如何使用该平台简化使用ATECC608A安全器件实现网络身份验證的整个过程
免费赢价值350元的SensorTile.box等传感器开发套件,尝鲜“机器学习内核”的运动传感器更有大疆航拍小飞机等大奖等你拿。
回复相关內容即可获赠5-20芯积分
即日起——3月12日, EE送你20下载积分手握积分,轻松一搜 心仪资料即得!
不怕同学是学霸就怕学霸过寒假。
第一场:3月10日 第二场:3月17日 第三场:3月24日 快来报名吧!礼品多多
疫情面前宅家为国家减负。宅家除了吃了睡睡醒看电视还能做些什么?作为┅名工程师不如拿起我们手上的开发板,一起玩起来!打发时间提高个人技能!

我要回帖

更多关于 altium designer9 的文章

 

随机推荐