CPU,芯片,集成电路都是由晶体管单元构成的吗 结构都一样吗?

  • 授课老师 哈工大-刘宏伟

    • 基本部件的结构和组织方式
  • 基本部件和单元得设计思想
    • 计算机组成的一般原理,不以具体机型为依托
    • 采用自顶向下的方式、层层细化
    • 唐朔飞 计算机组成原理(第2版)



《阳江关于成立CPU公司可行性报告范文》由会员分享,可在线阅读,更多相关《阳江关于成立CPU公司可行性报告范文(111页珍藏版)》请在装配图网上搜索。

1、泓域咨询/阳江关于成立CPU公司可行性报告阳江关于成立CPU公司可行性报告xx有限公司报告说明xx有限公司主要由xxx集团有限公司和xxx投资管理公司共同出资成立。其中:xxx集团有限公司出资588.00万元,占xx有限公司70%股份;xxx投资管理公司出资252万元,占xx有限公司30%股份。根据谨慎财务估算,项目总投资48705.99万元,其中:建设投资38201.11万元,占项目总投资的78.43%;建设期利息396.67万元,占项目总投资的0.81%;流动资金10108.21万元,占项目总投资的20.75%。项目正常运营每年营业收入88300.00万元,综合总成本费用71567.24万

2、元,净利润12226.85万元,财务内部收益率18.00%,财务净现值10161.42万元,全部投资回收期5.99年。本期项目具有较强的财务盈利能力,其财务净现值良好,投资回收期合理。下游市场来看,全球桌面PC出货量回升。对细分市场进行研究,CPU的重要应用领域包括桌面和服务器,每台桌面通常只有一颗CPU,而每台服务器的CPU数量不定。在桌面领域,年全球出货量呈现整体下降趋势,但平均仍保持在2.6亿台/年左右。年全球桌面出货量回升,2020年达到3.03亿台,同比增长13.48%,预计2021年全球桌面出货量达到3.49亿台。本期项目是基于公开的产业信息、市

3、场分析、技术方案等信息,并依托行业分析模型而进行的模板化设计,其数据参数符合行业基本情况。本报告仅作为投资参考或作为学习参考模板用途。目录第一章 拟成立公司基本信息8一、 公司名称8二、 注册资本8三、 注册地址8四、 主要经营范围8五、 主要股东8公司合并资产负债表主要数据9公司合并利润表主要数据10公司合并资产负债表主要数据11公司合并利润表主要数据11六、 项目概况12第二章 公司成立方案17一、 公司经营宗旨17二、 公司的目标、主要职责17三、 公司组建方式18四、 公司管理体制18五、 部门职责及权限19六、 核心人员介绍23七、 财务会计制度24第三章 项目投资背景分析28一、

4、流片和封测是芯片的实体制造过程28二、 生产过程:从设计,到流片,到封测29三、 聚焦扩大内需,深度参与国内国际双循环围30第四章 市场预测31一、 CPU是计算机系统的核心31二、 全球CPU市场有望保持平稳增长34三、 运行原理:从不同指令集出发来理解36第五章 法人治理40一、 股东权利及义务40二、 董事42三、 高级管理人员47四、 监事49第六章 发展规划分析51一、 公司发展规划51二、 保障措施57第七章 风险风险及应对措施60一、 项目风险分析60二、 项目风险对策62第八章 选址分析64一、 项目选址原则64二、 建设区基本情况64三、 构建有阳江特色的现代产业体系65四、

5、 全面对接融入粤港澳大湾区和深圳先行示范区建设66五、 项目选址综合评价66第九章 项目环境保护67一、 环境保护综述67二、 建设期大气环境影响分析67三、 建设期水环境影响分析67四、 建设期固体废弃物环境影响分析68五、 建设期声环境影响分析68六、 环境影响综合评价69第十章 经济收益分析70一、 基本假设及基础参数选取70二、 经济评价财务测算70营业收入、税金及附加和增值税估算表70综合总成本费用估算表72利润及利润分配表74三、 项目盈利能力分析75项目投资现金流量表76四、 财务生存能力分析78五、 偿债能力分析78借款还本付息计划表79六、 经济评价结论80第十一章 项目规划

6、进度81一、 项目进度安排81项目实施进度计划一览表81二、 项目实施保障措施82第十二章 项目投资计划83一、 投资估算的依据和说明83二、 建设投资估算84建设投资估算表86三、 建设期利息86建设期利息估算表86四、 流动资金88流动资金估算表88五、 总投资89总投资及构成一览表89六、 资金筹措与投资计划90项目投资计划与资金筹措一览表91第十三章 项目总结分析92第十四章 附表95主要经济指标一览表95建设投资估算表96建设期利息估算表97固定资产投资估算表98流动资金估算表99总投资及构成一览表100项目投资计划与资金筹措一览表101营业收入、税金及附加和增值税估算表102综合总

7、成本费用估算表102固定资产折旧费估算表103无形资产和其他资产摊销估算表104利润及利润分配表105项目投资现金流量表106借款还本付息计划表107建筑工程投资一览表108项目实施进度计划一览表109主要设备购置一览表110能耗分析一览表110第一章 拟成立公司基本信息一、 公司名称xx有限公司(以工商登记信息为准)二、 注册资本840万元三、 注册地址阳江xxx四、 主要经营范围经营范围:从事CPU相关业务(企业依法自主选择经营项目,开展经营活动;依法须经批准的项目,经相关部门批准后依批准的内容开展经营活动;不得从事本市产业政策禁止和限制类项目的经营活动。)五、 主要股东xx有限公司主要由

8、xxx集团有限公司和xxx投资管理公司发起成立。(一)xxx集团有限公司基本情况1、公司简介面对宏观经济增速放缓、结构调整的新常态,公司在企业法人治理机构、企业文化、质量管理体系等方面着力探索,提升企业综合实力,配合产业供给侧结构改革。同时,公司注重履行社会责任所带来的发展机遇,积极践行“责任、人本、和谐、感恩”的核心价值观。多年来,公司一直坚持坚持以诚信经营来赢得信任。企业履行社会责任,既是实现经济、环境、社会可持续发展的必由之路,也是实现企业自身可持续发展的必然选择;既是顺应经济社会发展趋势的外在要求,也是提升企业可持续发展能力的内在需求;既是企业转变发展方式、实现科学发展的重要途径,也是

9、企业国际化发展的战略需要。遵循“奉献能源、创造和谐”的企业宗旨,公司积极履行社会责任,依法经营、诚实守信,节约资源、保护环境,以人为本、构建和谐企业,回馈社会、实现价值共享,致力于实现经济、环境和社会三大责任的有机统一。公司把建立健全社会责任管理机制作为社会责任管理推进工作的基础,从制度建设、组织架构和能力建设等方面着手,建立了一套较为完善的社会责任管理机制。2、主要财务数据公司合并资产负债表主要数据项目2020年12月2019年12月2018年12月资产总额8.负债总额.股东权益合计.9

10、46463.07公司合并利润表主要数据项目2020年度2019年度2018年度营业收入4.营业利润8.利润总额.净利润.归属于母公司所有者的净利润.(二)xxx投资管理公司基本情况1、公司简介公司自成立以来,坚持“品牌化、规模化、专业化”的发展道路。以人为本,强调服务,一直秉承“追求客户最大满意度”的原则。多年来公司坚持不懈推进战略转型和管理变革,实现了企业持续、健康、快速发展。未来我司

11、将继续以“客户第一,质量第一,信誉第一”为原则,在产品质量上精益求精,追求完美,对客户以诚相待,互动双赢。公司满怀信心,发扬“正直、诚信、务实、创新”的企业精神和“追求卓越,回报社会” 的企业宗旨,以优良的产品服务、可靠的质量、一流的服务为客户提供更多更好的优质产品及服务。2、主要财务数据公司合并资产负债表主要数据项目2020年12月2019年12月2018年12月资产总额8.负债总额.股东权益合计.公司合并利润表主要数据项目2020年度2019年度2018年度营业收入6

12、.营业利润8.利润总额.净利润.归属于母公司所有者的净利润.六、 项目概况(一)投资路径xx有限公司主要从事关于成立CPU公司的投资建设与运营管理。(二)项目提出的理由微控制器(MCU):MCU也就是俗称单片机,是专门用作嵌入式应用而设计的单芯片型计算机,是将计算机的CPU、RAM、ROM、定时计数器和多种I/O接口集成在一片芯片上从而形成的芯片级计算机,是随着大规模集成电路的出现而产生

13、的。经济实力实现跨越。2020年,全市实现地区生产总值1360.44亿元,五年年均增长5.7%。人均地区生产总值为52758元,年均增长5.1%。规模以上工业增加值为414.38亿元,年均增长9.9%。固定资产投资累计完成近2400亿元,累计实施重点项目522项,完成投资1490亿元,比“十二五”时期增加196项和393亿元。社会消费品零售总额451.18亿元,年均增长3.7%。外贸进出口总额为191.7亿元。地方一般公共预算收入65.7亿元。预计全市常住人口258.64万人,常住人口城镇化率为54.43%,年均提高约0.9个百分点。产业发展实现突破。三次产业结构调整为19.4:35.6:45

14、.0。主导产业发展壮大。合金材料全产业链基本成型、渐具规模,具备年产200万吨不锈钢生产能力,成为居全国前列的合金材料产业基地、华南地区重要基础原材料生产基地。风电产业异军突起、引领发展,尤其是海上风电迅猛发展,海上风电总规划装机容量2000万千瓦,海上风电项目在建350万千瓦,风电装备制造产业基地落户项目基本集聚风电装备关键环节,“一港四中心”同步构建。特色优势产业加快发展。五金刀剪产业量质齐升,王麻子、张小泉、十八子三大中国刀剪品牌齐集阳江。食品和调味品产业快速发展,“中国调味品之都”落户阳西,全国十大调味品企业已有5家进驻阳西,中山火炬(阳西)园荣获“中国调味品十大产业基地”称号。国家新

15、能源基地不断壮大,建成阳江核电站1-6号机组、阳西电厂1-6号机组,建成电力能源装机容量1320万千瓦,比“十二五”末增加671万千瓦,约占全省10.3%,阳江成为多能齐发的电力能源大市。产业园区承载力大幅提升,2016年以来累计投入超51亿元实施园区基础设施建设工程,园区道路、供水、供电、通信等基础设施和公共服务设施不断加强,中山火炬(阳西)园率先实现“十一通一平”,珠海(阳江)园生活配套区加快建设,园区特色逐步显现,中山火炬(阳西)园在全省园区产城融合发展中走在前列,推进园区土地连片收储、连片建设,四大省级产业园总开发面积达70.8平方公里,园区工业产值超1000亿元。服务业稳步发展。旅游

16、产业特别是滨海旅游取得长足发展,海陵试验区、阳西县被认定为广东省第三批全域旅游示范区,海陵岛入选“全国十大美丽海岛”、2019中国最受欢迎景区,大角湾海上丝路旅游区成为AAAAA级景区。商业综合体建设大提速,建成百利广场、东汇城等综合体,商业营业面积增加78万平方米。金融运行稳健,金融机构本外币各项存、贷款余额分别为1639.46亿元和1353.97亿元。会展业迈出新步伐,建成阳江国际会展中心,连续成功举办中国(阳江)国际五金刀剪博览会。招商引资实现丰收,2016年以来累计引进项目914个,投资总额超5288亿元,分别比“十二五”时期增加451个和4006亿元。(三)项目选址项目选址位于xx(

17、以选址意见书为准),占地面积约97.00亩。项目拟定建设区域地理位置优越,交通便利,规划电力、给排水、通讯等公用设施条件完备,非常适宜本期项目建设。(四)生产规模项目建成后,形成年产xxx颗CPU的生产能力。(五)建设规模项目建筑面积,其中:生产工程81877.49,仓储工程13554.97,行政办公及生活服务设施8706.83,公共工程7088.80。(六)项目投资根据谨慎财务估算,项目总投资48705.99万元,其中:建设投资38201.11万元,占项目总投资的78.43%;建设期利息396.67万元,占项目总投资的0.81%;流动资金10108.21万元,占项目总投资的

18、20.75%。(七)经济效益(正常经营年份)1、营业收入(SP):88300.00万元。2、综合总成本费用(TC):71567.24万元。3、净利润(NP):12226.85万元。4、全部投资回收期(Pt):5.99年。5、财务内部收益率:18.00%。6、财务净现值:10161.42万元。(八)项目进度规划项目建设期限规划12个月。(九)项目综合评价由上可见,无论是从产品还是市场来看,本项目设备较先进,其产品技术含量较高、企业利润率高、市场销售良好、盈利能力强,具有良好的社会效益及一定的抗风险能力,因而项目是可行的。第二章 公司成立方案一、 公司经营宗旨公司经营国际化,股东回报最大化。二、

19、公司的目标、主要职责(一)目标近期目标:深化企业改革,加快结构调整,优化资源配置,加强企业管理,建立现代企业制度;精干主业,分离辅业,增强企业市场竞争力,加快发展;提高企业经济效益,完善管理制度及运营网络。远期目标:探索模式创新、制度创新、管理创新的产业发展新思路。坚持发展自主品牌,提升企业核心竞争力。此外,面向国际、国内两个市场,优化资源配置,实施多元化战略,向产业集团化发展,力争利用3-5年的时间把公司建设成具有先进管理水平和较强市场竞争实力的大型企业集团。(二)主要职责1、执行国家法律、法规和产业政策,在国家宏观调控和行业监管下,以市场需求为导向,依法自主经营。2、根据国家和地方产业政策

20、、CPU行业发展规划和市场需求,制定并组织实施公司的发展战略、中长期发展规划、年度计划和重大经营决策。3、深化企业改革,加快结构调整,转换企业经营机制,建立现代企业制度,强化内部管理,促进企业可持续发展。4、指导和加强企业思想政治工作和精神文明建设,统一管理公司的名称、商标、商誉等无形资产,搞好公司企业文化建设。5、在保证股东企业合法权益和自身发展需要的前提下,公司可依照公司法等有关规定,集中资产收益,用于再投入和结构调整。三、 公司组建方式xx有限公司主要由xxx集团有限公司和xxx投资管理公司共同出资成立。其中:xxx集团有限公司出资588.00万元,占xx有限公司70%股份;xxx投资管

21、理公司出资252万元,占xx有限公司30%股份。四、 公司管理体制xx有限公司实行董事会领导下的总经理负责制,各部门按其规定的职能范围,履行各自的管理服务职能,而且直接对总经理负责;公司建立完善的营销、供应、生产和品质管理体系,确立各部门相应的经济责任目标,加强产品质量和定额目标管理,确保公司生产经营正常、有效、稳定、安全、持续运行,有力促进企业的高效、健康、快速发展。总经理的主要职责如下:1、全面领导企业的日常工作;对企业的产品质量负责;向本公司职工传达满足顾客和法律法规要求的重要性;2、制定并正式批准颁布本公司的质量方针和质量目标,采取有效措施,保证各级人员理解质量方针并坚持贯彻执行;3、

22、负责策划、建立本公司的质量管理体系,批准发布本公司的质量手册;4、明确所有与质量有关的职能部门和人员的职责权限和相互关系;5、确保质量管理体系运行所必要的资源配备;6、任命管理者代表,并为其有效开展工作提供支持;7、定期组织并主持对质量管理体系的管理评审,以确保其持续的适宜性、充分性和有效性。五、 部门职责及权限(一)综合管理部1、协助管理者代表组织建立文件化质量体系,并使其有效运行和持续改进。2、协助管理者代表,组织内部质量管理体系审核。3、负责本公司文件(包括记录)的管理和控制。4、负责本公司员工培训的管理,制订并实施员工培训计划。5、参与识别并确定为实现产品符合性所需的工作环境,并对工作

23、环境中与产品符合性有关的条件加以管理。(二)财务部1、参与制定本公司财务制度及相应的实施细则。2、参与本公司的工程项目可信性研究和项目评估中的财务分析工作。3、负责董事会及总经理所需的财务数据资料的整理编报。4、负责对财务工作有关的外部及政府部门,如税务局、财政局、银行、会计事务所等联络、沟通工作。5、负责资金管理、调度。编制月、季、年度财务情况说明分析,向公司领导报告公司经营情况。6、负责销售统计、复核工作,每月负责编制销售应收款报表,并督促销售部及时催交楼款。负责销售楼款的收款工作,并及时送交银行。7、负责每月转账凭证的编制,汇总所有的记账凭证。8、负责公司总长及所有明细分类账的记账、结账

24、、核对,每月5日前完成会计报表的编制,并及时清理应收、应付款项。9、协助出纳做好楼款的收款工作,并配合销售部门做好销售分析工作。10、负责公司全年的会计报表、帐薄装订及会计资料保管工作。11、负责银行财务管理,负责支票等有关结算凭证的购买、领用及保管,办理银行收付业务。12、负责先进管理,审核收付原始凭证。13、负责编制银行收付凭证、现金收付凭证,登记银行存款及现金日记账,月末与银行对账单和对银行存款余额,并编制余额调节表。14、负责公司员工工资的发放工作,现金收付工作。(三)投资发展部1、调查、搜集、整理有关市场信息,并提出投资建议。2、拟定公司年度投资计划及中长期投资计划。3、负责投资项目

25、的储备、筛选、投资项目的可行性研究工作。4、负责经董事会批准的投资项目的筹建工作。5、按照国家产业政策,负责公司产业结构、投资结构的调整。6、及时完成领导交办的其他事项。(四)销售部1、协助总经理制定和分解年度销售目标和销售成本控制指标,并负责具体落实。2、依据公司年度销售指标,明确营销策略,制定营销计划和拓展销售网络,并对任务进行分解,策划组织实施销售工作,确保实现预期目标。3、负责收集市场信息,分析市场动向、销售动态、市场竞争发展状况等,并定期将信息报送商务发展部。4、负责按产品销售合同规定收款和催收,并将相关收款情况报送商务发展部。5、定期不定期走访客户,整理和归纳客户资料,掌握客户情况

26、,进行有效的客户管理。6、制定并组织填写各类销售统计报表,并将相关数据及时报送商务发展部总经理。7、负责市场物资信息的收集和调查预测,建立起牢固可靠的物资供应网络,不断开辟和优化物资供应渠道。8、负责收集产品供应商信息,并对供应商进行质量、技术和供就能力进行评估,根据公司需求计划,编制与之相配套的采购计划,并进行采购谈判和产品采购,保证产品供应及时,确保产品价格合理、质量符合要求。9、建立发运流程,设计最佳运输路线、运输工具,选择合格的运输商,严格按公司下达的发运成本预算进行有效管理,定期分析费用开支,查找超支、节支原因并实施控制。10、负责对部门员工进行业务素质、产品知识培训和考核等工作,不

27、断培养、挖掘、引进销售人才,建设高素质的销售队伍。六、 核心人员介绍1、肖xx,中国国籍,无永久境外居留权,1958年出生,本科学历,高级经济师职称。1994年6月至2002年6月任xxx有限公司董事长;2002年6月至2011年4月任xxx有限责任公司董事长;2016年11月至今任xxx有限公司董事、经理;2019年3月至今任公司董事。2、万xx,中国国籍,1976年出生,本科学历。2003年5月至2011年9月任xxx有限责任公司执行董事、总经理;2003年11月至2011年3月任xxx有限责任公司执行董事、总经理;2004年4月至2011年9月任xxx有限责任公司执行董事、总经理。201

28、8年3月起至今任公司董事长、总经理。3、朱xx,中国国籍,1977年出生,本科学历。2018年9月至今历任公司办公室主任,2017年8月至今任公司监事。4、薛xx,1957年出生,大专学历。1994年5月至2002年6月就职于xxx有限公司;2002年6月至2011年4月任xxx有限责任公司董事。2018年3月至今任公司董事。5、蔡xx,中国国籍,无永久境外居留权,1971年出生,本科学历,中级会计师职称。2002年6月至2011年4月任xxx有限责任公司董事。2003年11月至2011年3月任xxx有限责任公司财务经理。2017年3月至今任公司董事、副总经理、财务总监。6、程xx,中国国籍,

29、无永久境外居留权,1959年出生,大专学历,高级工程师职称。2003年2月至2004年7月在xxx股份有限公司兼任技术顾问;2004年8月至2011年3月任xxx有限责任公司总工程师。2018年3月至今任公司董事、副总经理、总工程师。7、吕xx,1974年出生,研究生学历。2002年6月至2006年8月就职于xxx有限责任公司;2006年8月至2011年3月,任xxx有限责任公司销售部副经理。2011年3月至今历任公司监事、销售部副部长、部长;2019年8月至今任公司监事会主席。8、王xx,中国国籍,1978年出生,本科学历,中国注册会计师。2015年9月至今任xxx有限公司董事、2015年9

30、月至今任xxx有限公司董事。2019年1月至今任公司独立董事。七、 财务会计制度(一)财务会计制度1、公司依照法律、行政法规和国家有关部门的规定,制定公司的财务会计制度。2、公司年度财务会计报告、半年度财务会计报告和季度财务会计报告按照有关法律、行政法规及部门规章的规定进行编制。3、公司除法定的会计账簿外,将不另立会计账簿。公司的资产,不以任何个人名义开立账户存储。4、公司分配当年税后利润时,提取利润的10%列入公司法定公积金。公司法定公积金累计额为公司注册资本的50%以上的,可以不再提取。公司的法定公积金不足以弥补以前年度亏损的,在依照前款规定提取法定公积金之前,应当先用当年利润弥补亏损。公

31、司从税后利润中提取法定公积金后,经股东大会决议,还可以从税后利润中提取任意公积金。公司弥补亏损和提取公积金后所余税后利润,按照股东持有的股份比例分配,但本章程规定不按持股比例分配的除外。股东大会违反前款规定,在公司弥补亏损和提取法定公积金之前向股东分配利润的,股东必须将违反规定分配的利润退还公司。公司持有的本公司股份不参与分配利润。5、公司的公积金用于弥补公司的亏损、扩大公司生产经营或者转为增加公司资本。但是,资本公积金将不用于弥补公司的亏损。法定公积金转为资本时,所留存的该项公积金将不少于转增前公司注册资本的25%。6、公司股东大会对利润分配方案作出决议后,公司董事会须在股东大会召开后2个月

32、内完成股利(或股份)的派发事项。7、公司可以采取现金方式分配股利。公司将实行持续、稳定的利润分配办法,并遵守下列规定:(1)公司的利润分配应重视对投资者的合理投资回报;在有条件的情况下,公司可以进行中期现金分红;(2)原则上公司最近三年以现金方式累计分配的利润不少于最近3年实现的年均可分配利润的30%;但具体的年度利润分配方案仍需由董事会根据公司经营状况拟订合适的现金分配比例,报公司股东大会审议;(3)存在股东违规占用公司资金情况的,公司应当扣减该股东所分配的现金红利,以偿还其占用的资金。(二)内部审计1、公司实行内部审计制度,配备专职审计人员,对公司财务收支和经济活动进行内部审计监督。2、公

33、司内部审计制度和审计人员的职责,应当经董事会批准后实施。审计负责人向董事会负责并报告工作。第三节会计师事务所的聘任3、公司聘用会计师事务所必须由股东大会决定,董事会不得在股东大会决定前委任会计师事务所。4、公司保证向聘用的会计师事务所提供真实、完整的会计凭证、会计账簿、财务会计报告及其他会计资料,不得拒绝、隐匿、谎报。5、会计师事务所的审计费用由股东大会决定。6、公司解聘或者不再续聘会计师事务所时,提前30天事先通知会计师事务所,公司股东大会就解聘会计师事务所进行表决时,允许会计师事务所陈述意见。会计师事务所提出辞聘的,应当向股东大会说明公司有无不当情形。第三章 项目投资背景分析一、 流片和封

34、测是芯片的实体制造过程CPU生产过程即在极高纯度的单晶硅片上,根据设计图纸即生产过程中表现形态为掩膜,进行雕刻,形成极其精细、复杂的电路。具体过程主要包括硅提纯、切割晶圆、影印、刻蚀、重复、分层、封装、多次测试等。1)硅提纯:生产CPU现阶段主要的材料是Si,这是一种非金属元素,从化学角度来看其位于元素周期表中金属元素与非金属元素的交界处,具备半导体性质,适合于制造各种微小的晶体管,是目前最适宜于制造现代大规模集成电路的材料之一。在硅提纯的过程中,原材料硅先被熔化并放入石英熔炉中,以便硅晶体围绕晶种生长。2)切割晶圆:硅锭制作出来后被切割成片状,称为晶圆。用机器从单晶硅棒上切割下一片事先确定规

35、格的硅晶片,并将其划分为多个细小的区域,每个区域都将成为一个CPU的内核(Die)。一般而言,晶圆切得越薄,相同量的硅材料能够制造的CPU成品越多。3)影印:在经过热处理得到的硅氧化物层上面敷涂一种光阻物质,紫外线通过印制着CPU复杂电路结构图样的模板照射硅基片,被紫外线照射的地方光阻物质溶解。为了避免不需要曝光的区域也受到光的干扰,必须制作遮罩将这些区域进行遮蔽。4)蚀刻:这是CPU生产过程中的重要操作,也是CPU工业中的重头技术。蚀刻使用的是波长很短的紫外光并配合很大的镜头,短波长的光将透过这些石英遮罩的孔照在光敏抗蚀膜上使之曝光。接下来停止光照并移除遮罩,使用特定的化学溶液清洗掉被曝光的

36、光敏抗蚀膜,以及在下面紧贴着抗蚀膜的一层硅。之后曝光的硅将被原子轰击,使得曝光的硅基片局部掺杂,从而改变这些区域的导电状态,以制造出N井或P井,结合制作的基片CPU的门电路完成。5)重复、分层:为加工新的一层电路,再次生长硅氧化物,沉积一层多晶硅,涂敷光阻物质,重复影印、刻蚀过程,得到含多晶硅和硅氧化物的沟槽结构。重复多遍,形成3D结构,每几层中间都要填上金属作为导体,层数决定于设计时CPU的布局,以及通过的电流大小。6)封装:将一块块的晶圆封入一个陶瓷或塑料的封壳中,以便装在电路板上。封装结构各有不同,好的封装往往能带来芯片电气性能和稳定性的提升,并能间接地为主频的提升提供可靠基础。7)测试

37、:这是CPU出厂前必要的过程,将测试晶圆的电气性能,检查是否出现了差错。之后晶圆上每个CPU核心都将被分开检测。由于SRAM结构复杂、密度高,所以缓存是CPU中容易出问题的部分,对缓存的测试也是CPU测试的重要部分。二、 生产过程:从设计,到流片,到封测CPU的生产过程大致包括设计、流程、封测三大环节。设计是决定芯片功能、性能最为关键的环节。CPU设计大致可以分为架构设计、电路设计、微码系统设计、安全模块设计、仿真模拟、产品设计、流片工艺设计、基板及封测工艺开发、硅后验证等环节。三、 聚焦扩大内需,深度参与国内国际双循环围绕构建以国内大循环为主体、国内国际双循环相互促进的新发展格局,坚持扩大内

38、需战略基点,扭住供给侧结构性改革,注重需求侧改革,形成需求牵引供给、供给创造需求的更高水平动态均衡,推动形成全面开放合作新格局,充分利用国内国际两个市场、两种资源,为广东打造新发展格局战略支点贡献力量。第四章 市场预测一、 CPU是计算机系统的核心CPU是计算机的运算和控制核心,是信息处理、程序运行的最终执行单元,是计算机的核心组成部件。CPU即中央处理器(CentralProcessingUnit),其本质是超大规模集成电路,用于解释计算机指令和处理计算机软件中的数据,并负责控制、调配计算机的所有软硬件资源。CPU由运算器、控制器、寄存器及实现他们之间联系的数据、控制及状态的总线构成。运算逻

39、辑部件可以执行定点或浮点算术运算操作、移位操作以及逻辑操作,也可以执行地址运算和转换。寄存器部件包括通用寄存器、专用寄存器和控制寄存器,分别用于保存指令中的寄存器操作数和操作结果、执行一些特殊操作、用来指示机器执行的状态。控制部件负责对指令译码,并发出完成每条指令所要执行的各个操作的控制信号。按照体系结构进行划分,可分为冯诺依曼结构和哈佛结构。两者的区别在于程序空间和数据空间是否一体,冯诺依曼结构的数据空间与程序空间不分开,而哈佛结构的数据空间与程序空间分开。现代的复杂芯片中,大多是冯诺依曼结构和哈佛结构融合或者并存的体系。冯诺依曼结构:也被称为普林斯顿结构,是一种将程序指令存储器和数据存储器

40、合并在一起的存储器结构。其特点为数据采用二进制,必须由输入设备、输出设备、运算器、控制器、存储器、控制器组成,另外程序和数据统一存储并在程序控制下自动工作。哈佛结构:是一种将程序指令存储和数据存储分开的存储器结构。中央处理器首先到程序指令存储器中读取程序指令内容,解码后得到数据地址,再到相应的数据存储器中读取数据,并进行下一步的操作(通常是执行)。它的主要特点是使用两个独立的存储器模块,分别存储指令和数据,每个存储模块都不允许指令和数据并存;使用独立的两条总线,分别作为CPU与每个存储器之间的专用通信路径,而这两条总线之间毫无关联,分离的程序总线和数据总线允许在一个机器周期内同时获得指令字(来

41、自程序存储器)和操作数(来自数据存储器),从而提高了执行速度;此外其适合于数字信号的处理。改进的哈佛结构:其具有独立的地址总线和数据总线,两条总线由程序存储器和数据存储器分时共用。并使用公用数据总线来完成程序存储模块或数据存储模块与CPU之间的数据传输。相对于哈佛结构,合并了两个存储器的地址总线和数据总线。按照应用领域划分,CPU可以分为微处理器(MPU)、微控制器(MCU)、数字信号处理器(DSP)、专用处理器(ASP)。MPU属于通用处理芯片,是微型计算机的控制和运算核心,通用性强、功能强大;MCU介于通用处理芯片和专用处理芯片之间,侧重于特定场景的控制;DSP属于专用处理芯片,主要功能为

42、数字信号处理。ASP主要针对于特定领域。微处理器(MPU):MPU涵盖的范围比CPU小,小型的处理器都可以被称作MPU。MPU通过较为强大的运算和处理能力执行较为复杂的大型程序,可以视作是功能增强的CPU。往往被用作个人计算机和高端工作站的核心CPU。微控制器(MCU):MCU也就是俗称单片机,是专门用作嵌入式应用而设计的单芯片型计算机,是将计算机的CPU、RAM、ROM、定时计数器和多种I/O接口集成在一片芯片上从而形成的芯片级计算机,是随着大规模集成电路的出现而产生的。数字信号处理器(DSP):DSP是由大规模或超大规模集成电路芯片组成的用来完成数字信号处理任务的处理器。DSP不只局限于音

43、视频层面,也应用于通信与信息系统、自动控制、雷达、军事、航空航天、医疗等领域。DSP是为适应高速实时信号处理任务的需要而发展的,解决了微处理器器件较多、逻辑设计和程序设计复杂、价格较贵等问题,实现了对信号的采集、变换、滤波、估值、增强、压缩、识别。专用处理器(ASP):ASP是一张针对于特定领域设计的处理器,比如用于HDTV、ADSL、CableModem等的专用处理器。按照下游应用场景进行划分,CPU可以应用在服务器、工作站、个人计算机(台式机、笔记本电脑)、移动终端和嵌入式设备等不同设备上。根据应用领域不同,其架构、功能、性能、可靠性、能效比等技术指标也存在一定差异。二、

44、望保持平稳增长全球微处理器出货量与市场规模稳定增长。微处理器为微机的中央处理器,2019年受宏观经济市场影响供应链流程暂缓,微处理器市场规模略有下滑,之后其出货量与市场规模稳步增长。据ICinsights数据,2021年全球微处理器出货量达24.9亿台、市场规模达1029亿美元,预计到2022年全球微处理器出货量达26亿台、市场规模增长回落至7%左右。伴随下游应用拓展,全球微处理器平均单台售价呈持续增长趋势。2021年微处理器平均单价达到41.33美元/台,同比增速3.31%,预计至2022年平均销售价格达42.46美元/台,下游应用场景需求增多刺激微处理器价格呈上升趋势。下游市场来看,全球桌

45、面PC出货量回升。对细分市场进行研究,CPU的重要应用领域包括桌面和服务器,每台桌面通常只有一颗CPU,而每台服务器的CPU数量不定。在桌面领域,年全球出货量呈现整体下降趋势,但平均仍保持在2.6亿台/年左右。年全球桌面出货量回升,2020年达到3.03亿台,同比增长13.48%,预计2021年全球桌面出货量达到3.49亿台。服务器市场规模2027年将达143.7亿美元,带动服务器CPU需求上升。年全球服务器出货量呈现波动上升态势,CAGR为4.67%,2020年全球服务器出货量达1220万台,同比增长3.92%。根据QYResearch预

46、测,下游服务器市场规模于2020年达到90.8亿美元,预计未来将以6.58%复合增长率在2027年达到143.7亿美元,服务器市场增长将带动服务器CPU市场规模增长。产业驱动力:制造工艺、设计方法、微架构迭代升级。芯片制程的进步能够推动CPU的发展,一方面体现在可以让芯片的集成度大大增加。芯片容纳的晶体管数量越多,性能就越高,对于CPU而言即是运算核心的增强和缓存单元的增大。CPU的高速缓存要求运行在数GHz的高频率上,只能使用SRAM类型的存储逻辑,而SRAM的每一个比特位需要占用6个晶体管,存储密度很低,1MB容量的二级缓存需要占用5000万个晶体管,在这种情况下如果因为晶体管的数量越多C

47、PU的尺寸就越大,对制造成本、散热和运行速度的提升都非常不利,因此制程的进步可以使得芯片的集成度提高,助力CPU的性能提升。另一方面,芯片制程的进步能够带来运算性能和电气性能的双方面改进。芯片制程的进步可以带来功耗的明显降低,而低功耗同时意味着芯片的工作效率可以继续向上提升一个等级。另一方面,低功耗可以使得运行过程更加节能,对散热设计的压力更小,安静、低噪的运行得以保障。芯片制程由微米级进步至纳米级,仍在不断缩小。1971年Intel4004发布,这是人类历史上第一枚微型电脑处理器,在3mn*4nm的尺寸中拥有2300个晶体管,采用了5层设计,10um的制程,每秒运算9万次,代表了当时最先进的

48、半导体器件制造水平。至1980年进入800nm的亚微米级别,再到2000年制程工艺步入50nm的纳米级,迄今台积电3nm制程芯片将在下半年量产。制程工艺的缩小带来性能的切实提升和功耗的降低。以晶圆代工龙头企业台积电为例,1987年成立时其芯片制程为3um,随后逐步提升,至1990年达到1um,2004年开始采用90nm的制程工艺,2015年台积电实现16nmFinFET(FF)量产,2018年台积电开始量产7nm芯片,从16nm转到7nm实现了3.3倍的栅极密度、约40%的性能提升、功耗降低大于65%。2022年台积电公布2nm制程的部分技术指标,相较于其3nm低成本版的工艺,性能将提升10%

运行原理:从不同指令集出发来理解指令集是CPU中用来计算和控制计算机系统的一套指令的集合。CPU在设计时就定下了一系列与其他硬件电路相配合的指令系统,不同指令集使得CPU发挥不同的性能,是CPU性能体现的重要标志。包含了基本数据类型、指令集、寄存器、寻址模式、存储体系、中断、异常处理以及外部I/O,一系列的opcode即操作码(机器语言),以及由特定处理器执行的基本命令。按照采用的指令集,CPU可以分为复杂指令集(CISC)和精简指令集(RISC)两大类。CISC指令集:即复杂指令集,在早期为了扩展计算机功能,需要将更多更复杂的指令加入指令系统,以提高

50、计算机的处理能力,因此CISC强调增强指令的能力、减少目标代码的数量,但是指令复杂,指令周期长。程序中各条指令和指令中的各个操作都是按顺序串行执行的。优点在于控制简单,缺点是对于计算机各个部分的利用率不高,执行速度较慢,主要以x86架构为代表。RISC指令集:即精简指令集,随着半导体技术的发展,80年代开始逐渐通过硬件的方式,而非通过扩充指令来实现复杂功能,指令规模逐渐缩小,指令进一步简化,RISC开始应用。其强调尽量减少指令集、指令单周期执行,但是目标代码会更大。与传统的CISC型相对而言,RISC型的指令格式统一且指令种类较少,显著提高了处理速度,主要为ARM、MIPS、RISC-V等架构

51、。扩展指令集能够提升CPU的某一方面的性能。扩展指令集重新定义了新的数据和指令,从而能够极大提高该方面数据处理能力,但需要有软件支持,常见扩展指令集有MMX、SSE、SSE2、SSE4。MMX:MMX发布于1997年,共有57条指令。MMX指令与FPU使用同样的8个通用寄存器,可以一次处理8个字节的数据,理论上能提升8倍运算速度。代表处理器有:PentiumMMX。SSE:SSE是Intel在PentiumIII处理器中率先推出。共有70条指令,包含50条提高3D图形运算效率、12条MMX整数运算增强、8条内存中连续数据块传输优化。代表处理器有:PentiumIII。SSE2:SSE2是由In

52、tel在SSE指令集基础上发展而成。新增了144条指令扩展MMX技术和SSE技术,提高了广大应用程序的运行性能。代表处理器有:Pentium4。SSE4:SSE4是Conroe架构引入的新指令集。包括16条指令,提供完整的128位宽SSE执行单元,并改良了插入、提取、寻找、离散、跨步负载及存储等动作。在不同的指令集下根据冯诺依曼体系结构,CPU的运作可以统一划分为5个阶段。即为取指令阶段、指令译码阶段、执行指令阶段、访存取数和结果写回。取指令:即将一条指令从主存储器中取到指令寄存器的过程。程序计数器中的数值,用来指示当前指令在主存中的位置。当一条指令被取出后,程序计数器中的数值将根据指令字长度

53、自动递增。指令译码阶段:取出指令后,指令译码器按照预定的指令格式,对取回的指令进行拆分和解释,识别区分出不同的指令类别以及各种获取操作数的方法。执行指令阶段:具体实现指令的功能。将CPU的不同部分被连接起来,执行所需的操作。访存取数阶段:根据指令需要访问主存、读取操作数,CPU得到操作数在主存中的地址,并从主存中读取该操作数用于运算。结果写回阶段:把执行指令阶段的运行结果数据“写回”到某种存储形式。结果数据会被写到CPU的内部寄存器中,以便被后续的指令快速地存取;许多指令还会改变程序状态字寄存器中标志位的状态,这些标志位标识着不同的操作结果,可被用来影响程序的动作。第五章

54、利及义务1、公司股东享有下列权利:(1)依照其所持有的股份份额获得股利和其他形式的利益分配;(2)依法请求、召集、主持、参加或者委派股东代理人参加股东大会,并行使相应的表决权;(3)对公司的经营进行监督,提出建议或者质询;(4)依照法律、行政法规及本章程的规定转让、赠与或质押其所持有的股份;(5)查阅本章程、股东名册、公司债券存根、股东大会会议记录、董事会会议决议、监事会会议决议、财务会计报告;(6)公司终止或者清算时,按其所持有的股份份额参加公司剩余财产的分配;(7)对股东大会作出的公司合并、分立决议持异议的股东,要求公司收购其股份;(8)法律、行政法规、部门规章或本章程规定的其他权利。2、

55、公司股东承担下列义务:(1)遵守法律、行政法规和本章程;(2)依其所认购的股份和入股方式缴纳股金;(3)除法律、法规规定的情形外,不得退股;(4)不得滥用股东权利损害公司或者其他股东的利益;不得滥用公司法人独立地位和股东有限责任损害公司债权人的利益;公司股东滥用股东权利给公司或者其他股东造成损失的,应当依法承担赔偿责任。公司股东滥用公司法人独立地位和股东有限责任,逃避债务,严重损害公司债权人利益的,应当对公司债务承担连带责任。(5)法律、行政法规及本章程规定应当承担的其他义务。3、持有公司5%以上有表决权股份的股东,将其持有的股份进行质押的,应当自该事实发生当日,向公司作出书面报告。4、公司的

56、控股股东、实际控制人员不得利用其关联关系损害公司利益。违反规定给公司造成损失的,应当承担赔偿责任。公司控股股东及实际控制人对公司和公司社会公众股股东负有诚信义务。控股股东应严格依法行使出资人的权利,控股股东不得利用利润分配、资产重组、对外投资、资金占用、借款担保等方式损害公司和社会公众股股东的合法利益,不得利用其控制地位损害公司和社会公众股股东的利益。违反规定的,给公司造成损失的,应当承担赔偿责任。公司董事会建立对控股股东所持公司股份“占用即冻结”机制,即发现控股股东侵占公司资产立即申请司法冻结,凡不能以现金清偿的,通过变现股权偿还侵占资产。二、 董事1、公司设董事会,对股东大会负责。董事会由

57、5名董事组成。公司不设独立董事,设董事长1名,由董事会选举产生。2、董事会行使下列职权:(1)召集股东大会,并向股东大会报告工作;(2)执行股东大会的决议;(3)决定公司的经营计划和投资方案;(4)制订公司的年度财务预算方案、决算方案;(5)制订公司的利润分配方案和弥补亏损方案;(6)决定公司内部管理机构的设置;(7)根据董事长的提名,聘任或者解聘公司总经理、董事会秘书,根据总经理的提名,聘任或者解聘公司副总经理、财务总监等高级管理人员,并决定其报酬事项和奖惩事项;(8)制订公司的基本管理制度;(9)制订本章程的修改方案;(10)管理公司信息披露事项;3、董事会应当就注册会计师对公司财务报告出

58、具的非标准审计意见向股东大会作出说明。董事会须及时对公司治理机制是否给所有的股东提供合适的保护和平等权利,以及公司治理结构是否合理、有效等情况进行讨论、评估,并在其年度工作报告中作出说明。4、董事会制定董事会议事规则,以确保董事会落实股东大会决议,提高工作效率,保证科学决策。董事会议事规则作为本章程的附件,由董事会拟定,股东大会批准。5、董事长和副董事长由董事会以全体董事的过半数选举产生。6、董事长行使下列职权:(1)主持股东大会和召集、主持董事会会议;(2)督促、检查董事会决议的执行;(3)签署董事会重要文件和其他应由公司法定代表人签署的文件;(4)行使法定代表人的职权;(5)在发生特大自然

59、灾害等不可抗力的紧急情况下,对公司事务行使符合法律法规规定和公司利益的特别处置权,并在事后向公司董事会或股东大会报告;(6)董事会授予的其他职权。7、董事会可以授权董事长在董事会闭会期间行使董事会的其他职权,该授权需经由全体董事的二分之一以上同意,并以董事会决议的形式作出。董事会对董事长的授权内容应明确、具体。除非董事会对董事长的授权有明确期限或董事会再次授权,该授权至该董事会任期届满或董事长不能履行职责时应自动终止。董事长应及时将执行授权的情况向董事会汇报。8、公司副董事长协助董事长工作,董事长不能履行职务或者不履行职务的,由副董事长履行职务;副董事长不能履行职务或者不履行职务的,由半数以上

60、董事共同推举一名董事履行职务。9、董事会每年至少召开两次会议,由董事长召集,于会议召开10日以前书面通知全体董事和监事。10、代表1/10以上表决权的股东、1/3以上董事或者监事会,可以提议召开董事会临时会议。董事长应当自接到提议后10日内,召集和主持董事会会议。11、召开临时董事会会议,董事会应当于会议召开3日前以电话通知或以专人送出、邮递、传真、电子邮件或本章程规定的其他方式通知全体董事和监事。12、董事会会议通知包括以下内容:(1)会议日期和地点;(2)会议期限;(3)事由及议题;(4)发出通知的日期。13、董事会会议应有过半数的董事出席方可举行。董事会作出决议,必须经全体董事的过半数通

61、过。董事会决议的表决,实行1人1票。14、董事与董事会会议决议事项所涉及的企业有关联关系的,不得对该项决议行使表决权,也不得代理其他董事行使表决权。该董事会会议由过半数的无关联关系董事出席即可举行,董事会会议所作决议须经无关联关系董事过半数通过。出席董事会的无关联董事人数不足3人的,应将该事项提交股东大会审议。15、董事会决议以记名表决方式进行表决。董事会临时会议在保障董事充分表达意见的前提下,可以用传真或电子邮件或其它通讯方式进行并作出决议,并由参会董事签字。但涉及关联交易的决议仍需董事会临时会议采用记名投票表决的方式,而不得采用其他方式。16、董事会会议,应由董事本人出席;董事因故不能出席

62、,可以书面委托其他董事代为出席,委托书中应载明代理人的姓名,代理事项、授权范围和有效期限,并由委托人签名或盖章。代为出席会议的董事应当在授权范围内行使董事的权利。董事未出席董事会会议,亦未委托代表出席的,视为放弃在该次会议上的投票权。17、董事会应当对会议所议事项的决定做成会议记录,董事会会议记录应当真实、准确、完整。出席会议的董事、信息披露事务负责人和记录人应当在会议记录上签名。董事会会议记录作为公司档案保存,保存期限为10年。18、董事会会议记录包括以下内容:(1)会议召开的日期、地点和召集人姓名;(2)出席董事的姓名以及受他人委托出席董事会的董事(代理人)姓名;(3)会议议程;(4)董事

63、发言要点;(5)每一决议事项的表决方式和结果(表决结果应载明赞成、反对或弃权的票数)。19、董事应当在董事会决议上签字并对董事会的决议承担责任。董事会决议违反法律、法规或者公司章程、股东大会决议,致使公司遭受损失的,参与决议的董事对公司负赔偿责任。但经证明在表决时曾表明异议并记载于会议记录的,该董事可以免除责任。三、 高级管理人员1、公司设总经理1名,由董事会聘任或解聘。公司设副总经理若干名,由董事会聘任或解聘。公司总经理、副总经理、总工程师、总经济师、财务总监、董事会秘书为公司高级管理人员。2、本章程关于不得担任董事的情形、同时适用于高级管理人员。本章程关于董事的忠实义务和关于勤勉义务的规定,同时适用于高级管理人员。3、在公司控股股东、实际控制人单位担

版权声明:本文为博主原创文章,遵循 版权协议,转载请附上原文出处链接和本声明。

本文来自芯社区,谢谢。

1:什么是同步逻辑和异步逻辑?

  同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系。

  同步时序逻辑电路的特点:各触发器的时钟端全部连接在一起,并接在系统时钟端,只有当时钟脉冲到来时,电路的状态才能改变。改变后的状态将一直保持到下一个时钟脉冲的到来,此时无论外部输入x有无变化,状态表中的每个状态都是稳定的。

  异步时序逻辑电路的特点:电路中除可以使用带时钟的触发器外,还可以使用不带时钟的触发器和延迟元件作为存储元件,电路中没有统一的时钟,电路状态的改变由外部输入的变化直接引起。

2:同步电路和异步电路的区别:

  同步电路:存储电路中所有触发器的时钟输入端都接同一个时钟脉冲源,因而所有触发器的状态的变化都与所加的时钟脉冲信号同步。

  异步电路:电路没有统一的时钟,有些触发器的时钟输入端与时钟脉冲源相连,只有这些触发器的状态变化与时钟脉冲同步,而其他的触发器的状态变化不与时钟脉冲同步。

  时序设计的实质就是满足每一个触发器的建立/保持时间的要求。

4:建立时间与保持时间的概念?

建立时间:触发器在时钟上升沿到来之前,其数据输入端的数据必须保持不变的最小时间。

保持时间:触发器在时钟上升沿到来之后,其数据输入端的数据必须保持不变的最小时间。

5:为什么触发器要满足建立时间和保持时间?

因为触发器内部数据的形成是需要一定的时间的,如果不满足建立和保持时间,触发器将进入亚稳态,进入亚稳态后触发器的输出将不稳定,在0和1之间变化,这时需要经过一个恢复时间,其输出才能稳定,但稳定后的值并不一定是你的输入值。这就是为什么要用两级触发器来同步异步输入信号。这样做可以防止由于异步输入信号对于本级时钟可能不满足建立保持时间而使本级触发器产生的亚稳态传播到后面逻辑中,导致亚稳态的传播。

(比较容易理解的方式)换个方式理解:需要建立时间是因为触发器的D端像一个锁存器在接受数据,为了稳定的设置前级门的状态需要一段稳定时间;需要保持时间是因为在时钟沿到来之后,触发器要通过反馈来锁存状态,从后级门传到前级门需要时间。

6:什么是亚稳态?为什么两级触发器可以防止亚稳态传播?

这也是一个异步电路同步化的问题。亚稳态是指触发器无法在某个规定的时间段内到达一个可以确认的状态。使用两级触发器来使异步电路同步化的电路其实叫做“一位同步器”,他只能用来对一位异步信号进行同步。两级触发器可防止亚稳态传播的原理:假 设第一级触发器的输入不满足其建立保持时间,它在第一个脉冲沿到来后输出的数据就为亚稳态,那么在下一个脉冲沿到来之前,其输出的亚稳态数据在一段恢复时 间后必须稳定下来,而且稳定的数据必须满足第二级触发器的建立时间,如果都满足了,在下一个脉冲沿到来时,第二级触发器将不会出现亚稳态,因为其输入端的 数据满足其建立保持时间。同步器有效的条件:第一级触发器进入亚稳态后的恢复时间 + 第二级触发器的建立时间 < = 时钟周期。

更确切地说,输入脉冲宽度必须大于同步时钟周期与第一级触发器所需的保持时间之和。最保险的脉冲宽度是两倍同步时钟周期。所以,这样的同步电路对于从较慢的时钟域来的异步信号进入较快的时钟域比较有效,对于进入一个较慢的时钟域,则没有作用。

7:系统最高速度计算(最快时钟频率)和流水线设计思想:

同步电路的速度是指同步系统时钟的速度,同步时钟愈快,电路处理数据的时间间隔越短,电路在单位时间内处理的数据量就愈大。假设Tco是触发器的输入数据被时钟打入到触发器到数据到达触发器输出端的延时时间(Tco=Tsetpup+Thold);Tdelay是组合逻辑的延时;Tsetup是D触发器的建立时间。假设数据已被时钟打入D触发器,那么数据到达第一个触发器的Q输出端需要的延时时间是Tco,经过组合逻辑的延时时间为Tdelay,然后到达第二个触发器的D端,要希望时钟能在第二个触发器再次被稳定地打入触发器,则时钟的延迟必须大于Tco+Tdelay+Tsetup,也就是说最小的时钟周期Tmin =1/Tmin。FPGA开发软件也是通过这种方法来计算系统最高运行速度Fmax。因为Tco和Tsetup是由具体的器件工艺决定的,故设计电路时只能改变组合逻辑的延迟时间Tdelay,所以说缩短触发器间组合逻辑的延时时间是提高同步电路速度的关键所在。由于一般同步电路都大于一级锁存,而要使电路稳定工作,时钟周期必须满足最大延时要求。故只有缩短最长延时路径,才能提高电路的工作频率。可以将较大的组合逻辑分解为较小的N块,通过适当的方法平均分配组合逻辑,然后在中间插入触发器,并和原触发器使用相同的时钟,就可以避免在两个触发器之间出现过大的延时,消除速度瓶颈,这样可以提高电路的工作频率。这就是所谓"流水线"技术的基本设计思想,即原设计速度受限部分用一个时钟周期实现,采用流水线技术插入触发器后,可用N个时钟周期实现,因此系统的工作速度可以加快,吞吐量加大。注意,流水线设计会在原数据通路上加入延时,另外硬件面积也会稍有增加。

8:时序约束的概念和基本策略?

时序约束主要包括周期约束,偏移约束,静态时序路径约束三种。通过附加时序约束可以综合布线工具调整映射和布局布线,使设计达到时序要求。

附加时序约束的一般策略是先附加全局约束,然后对快速和慢速例外路径附加专门约束。附加全局约束时,首先定义设计的所有时钟,对各时钟域内的同步元件进行分组,对分组附加周期约束,然后对FPGA/CPLD输入输出PAD附加偏移约束、对全组合逻辑的PAD TO PAD路径附加约束。附加专门约束时,首先约束分组之间的路径,然后约束快、慢速例外路径和多周期路径,以及其他特殊路径。

1:提高设计的工作频率(减少了逻辑和布线延时);2:获得正确的时序分析报告;(静态时序分析工具以约束作为判断时序是否满足设计要求的标准,因此要求设计者正确输入约束,以便静态时序分析工具可以正确的输出时序报告)3:指定FPGA/CPLD的电气标准和引脚位置。

10:FPGA设计工程师努力的方向:

SOPC,高速串行I/O,低功耗,可靠性,可测试性和设计验证流程的优化等方面。

随着芯片工艺的提高,芯片容量、集成度都在增加,FPGA设计也朝着高速、高度集成、低功耗、高可靠性、高可测、可验证性发展。芯片可测、可验证,正在成为复杂设计所必备的条件,尽量在上板之前查出bug,将发现bug的时间提前,这也是一些公司花大力气设计仿真平台的原因。另外随着单板功能的提高、成本的压力,低功耗也逐渐进入FPGA设计者的考虑范围,完成相同的功能下,考虑如何能够使芯片的功耗最低,据说altera、xilinx都在根据自己的芯片特点整理如何降低功耗的文档。高速串行IO的应用,也丰富了FPGA的应用范围,象xilinx的v2pro中的高速链路也逐渐被应用。

11:对于多位的异步信号如何进行同步?

对以一位的异步信号可以使用“一位同步器进行同步”(使用两级触发器),而对于多位的异步信号,可以采用如下方法:1:可以采用保持寄存器加握手信号的方法(多数据,控制,地址);2:特殊的具体应用电路结构,根据应用的不同而不同;3:异步FIFO。(最常用的缓存单元是DPRAM)

电平敏感的存储器件称为锁存器。可分为高电平锁存器和低电平锁存器,用于不同时钟之间的信号同步。

有交叉耦合的门构成的双稳态的存储原件称为触发器。分为上升沿触发和下降沿触发。可以认为是两个不同电平敏感的锁存器串连而成。前一个锁存器决定了触发器的建立时间,后一个锁存器则决定了保持时间。

14:FPGA芯片内有哪两种存储器资源?

FPGA芯片内有两种存储器资源:一种叫BLOCK RAM,另一种是由LUT配置成的内部存储器(也就是分布式RAM)。BLOCK RAM由一定数量固定大小的存储块构成的,使用BLOCK RAM资源不占用额外的逻辑资源,并且速度快。但是使用的时候消耗的BLOCK RAM资源是其块大小的整数倍。

15:什么是时钟抖动?

时钟抖动是指芯片的某一个给定点上时钟周期发生暂时性变化,也就是说时钟周期在不同的周期上可能加长或缩短。它是一个平均值为0的平均变量。

16:FPGA设计中对时钟的使用?(例如分频等)

FPGA芯片有固定的时钟路由,这些路由能有减少时钟抖动和偏差。需要对时钟进行相位移动或变频的时候,一般不允许对时钟进行逻辑操作,这样不仅会增加时钟的偏差和抖动,还会使时钟带上毛刺。一般的处理方法是采用FPGA芯片自带的时钟管理器如PLL,DLL或DCM,或者把逻辑转换到触发器的D输入(这些也是对时钟逻辑操作的替代方案)。

17:FPGA设计中如何实现同步时序电路的延时?

首先说说异步电路的延时实现:异步电路一半是通过加buffer、两级与非门等来实现延时(我还没用过所以也不是很清楚),但这是不适合同步电路实现延时的。在同步电路中,对于比较大的和特殊要求的延时,一半通过高速时钟产生计数器,通过计数器来控制延时;对于比较小的延时,可以通过触发器打一拍,不过这样只能延迟一个时钟周期。

18:FPGA中可以综合实现为RAM/ROM/CAM的三种资源及其注意事项?

三种资源:BLOCK RAM,触发器(FF),查找表(LUT);

1:在生成RAM等存储单元时,应该首选BLOCK RAM 资源;其原因有二:第一:使用BLOCK RAM等资源,可以节约更多的FF和4-LUT等底层可编程单元。使用BLOCK RAM可以说是“不用白不用”,是最大程度发挥器件效能,节约成本的一种体现;第二:BLOCK RAM是一种可以配置的硬件结构,其可靠性和速度与用LUT和REGISTER构建的存储器更有优势。

2:弄清FPGA的硬件结构,合理使用BLOCK RAM资源;

19:Xilinx中与全局时钟资源和DLL相关的硬件原语:

20:HDL语言的层次概念?

HDL语言是分层次的、类型的,最常用的层次概念有系统与标准级、功能模块级,行为级,寄存器传输级和门级。

系统级,算法级,RTL级(行为级),门级,开关级

21:查找表的原理与结构?

查找表(look-up-table)简称为LUT,LUT本质上就是一个RAM。目前FPGA中多使用4输入的LUT,所以每一个LUT可以看成一个有 4位地址线的16x1的RAM。当用户通过原理图或HDL语言描述了一个逻辑电路以后,PLD/FPGA开发软件会自动计算逻辑电路的所有可能的结果,并把结果事先写入RAM,这样,每输入一个信号进行逻辑运算就等于输入一个地址进行查表,找出地址对应的内容,然后输出即可

22:IC设计前端到后端的流程和EDA工具?

设计前端也称逻辑设计,后端设计也称物理设计,两者并没有严格的界限,一般涉及到与工艺有关的设计就是后端设计。

1:规格制定:客户向芯片设计公司提出设计要求。

2:详细设计:芯片设计公司(Fabless)根据客户提出的规格要求,拿出设计解决方案和具体实现架构,划分模块功能。目前架构的验证一般基于systemC语言,对价后模型的仿真可以使用systemC的仿真工具。例如:CoCentric和Visual Elite等。

23:寄生效应在IC设计中怎样加以克服和利用(这是我的理解,原题好像是说,IC设计过

程中将寄生效应的怎样反馈影响设计师的设计方案)?

所谓寄生效应就是那些溜进你的PCB并在电路中大施破坏、令人头痛、原因不明的小故障。它们就是渗入高速电路中隐藏的寄生电容和寄生电感。其中包括由封装引脚和印制线过长形成的寄生电感;焊盘到地、焊盘到电源平面和焊盘到印制线之间形成的寄生电容;通孔之间的相互影响,以及许多其它可能的寄生效应。

理 想状态下,导线是没有电阻,电容和电感的。而在实际中,导线用到了金属铜,它有一定的电阻率,如果导线足够长,积累的电阻也相当可观。两条平行的导线,如 果互相之间有电压差异,就相当于形成了一个平行板电容器(你想象一下)。通电的导线周围会形成磁场(特别是电流变化时),磁场会产生感生电场,会对电子的 移动产生影响,可以说每条实际的导线包括元器件的管脚都会产生感生电动势,这也就是寄生电感。

在直流或者低频情况下,这种寄生效应看不太出来。而在交流特别是高频交流条件下,影响就非常巨大了。根据复阻抗公式,电容、电感会在交流情况下会对电流的移动产生巨大阻碍,也就可以折算成阻抗。这种寄生效应很难克服,也难摸到。只能通过优化线路,尽量使用管脚短的SMT元器件来减少其影响,要完全消除是不可能的。

25:设计一个自动饮料售卖机,饮料10分钱,硬币有5分和10分两种,并考虑找零,

1.画出fsm(有限状态机)

2.用verilog编程,语法要符合FPGA设计的要求

3.设计工程中可使用的工具及设计大致过程?

1、首先确定输入输出,A=1表示投入10分,B=1表示投入5分,Y=1表示弹出饮料,Z=1表示找零。

2、确定电路的状态,S0表示没有进行投币,S1表示已经有5分硬币。

 
 

扩展:设计一个自动售饮料机的逻辑电路。它的投币口每次只能投入一枚五角或一元的硬币。投入一元五角硬币后给出饮料;投入两元硬币时给出饮料并找回五角。

1、确定输入输出,投入一元硬币A=1,投入五角硬币B=1,给出饮料Y=1,找回五角Z=1;

2、确定电路的状态数,投币前初始状态为S0,投入五角硬币为S1,投入一元硬币为S2。画出转该转移图,根据状态转移图可以写成Verilog代码。

26:什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?

线与逻辑是两个输出信号相连可以实现与的功能。在硬件上,要用oc门来实现,由于不用oc门可能使灌电流过大,而烧坏逻辑门. 同时在输出端口应加一个上拉电阻。oc门就是集电极开路门。od门是漏极开路门。

27:什么是竞争与冒险现象?怎样判断?如何消除?

在组合电路中,某一输入变量经过不同途径传输后,到达电路中某一汇合点的时间有先有后,这种现象称竞争;由于竞争而使电路输出发生瞬时错误的现象叫做冒险。(也就是由于竞争产生的毛刺叫做冒险)。

判断方法:代数法(如果布尔式中有相反的信号则可能产生竞争和冒险现象);卡诺图:有两个相切的卡诺圈并且相切处没有被其他卡诺圈包围,就有可能出现竞争冒险;实验法:示波器观测;

解决方法:1:加滤波电容,消除毛刺的影响;2:加选通信号,避开毛刺;3:增加冗余项消除逻辑冒险。

门电路两个输入信号同时向相反的逻辑电平跳变称为竞争;

由于竞争而在电路的输出端可能产生尖峰脉冲的现象称为竞争冒险。

如果逻辑函数在一定条件下可以化简成Y=A+A’或Y=AA’则可以判断存在竞争冒险现象(只是一个变量变化的情况)。

消除方法,接入滤波电容,引入选通脉冲,增加冗余逻辑

28:你知道那些常用逻辑电平?TTL与COMS电平可以直接互连吗?

也有一种答案是:常用逻辑电平:12V,5V,3.3V。

1、当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高电平(一般为3.5V),这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。

2、OC门电路必须加上拉电阻,以提高输出的高电平值。

3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。

4、在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗,提供泄荷通路。

5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限增强抗干扰能力。

6、提高总线的抗电磁干扰能力。管脚悬空就比较容易接受外界的电磁干扰。

7、长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配,有效的抑制反射波干扰。

上拉电阻阻值的选择原则包括:

1、从节约功耗及芯片的灌电流能力考虑应当足够大;电阻大,电流小。

2、从确保足够的驱动电流考虑应当足够小;电阻小,电流大。

3、对于高速电路,过大的上拉电阻可能边沿变平缓。综合考虑以上三点,通常在1k到10k之间选取。对下拉电阻也有类似道理。

OC门电路必须加上拉电阻,以提高输出的高电平值。

OC门电路要输出“1”时才需要加上拉电阻不加根本就没有高电平

在有时我们用OC门作驱动(例如控制一个 LED)灌电流工作时就可以不加上拉电阻

总之加上拉电阻能够提高驱动能力。

29:IC设计中同步复位与异步复位的区别?

同步复位在时钟沿变化时,完成复位动作。异步复位不管时钟,只要复位信号满足条件,就完成复位动作。异步复位对复位信号要求比较高,不能有毛刺,如果其与时钟关系不确定,也可能出现亚稳态。

Moore 状态机的输出仅与当前状态值有关, 且只在时钟边沿到来时才会有状态变化。

Mealy 状态机的输出不仅与当前状态值有关, 而且与当前输入值有关。

31:多时域设计中,如何处理信号跨时域?

不同的时钟域之间信号通信时需要进行同步处理,这样可以防止新时钟域中第一级触发器的亚稳态信号对下级逻辑造成影响。

信号跨时钟域同步:当单个信号跨时钟域时,可以采用两级触发器来同步;数据或地址总线跨时钟域时可以采用异步FIFO来实现时钟同步;第三种方法就是采用握手信号。

32:说说静态、动态时序模拟的优缺点?

静态时序分析是采用穷尽分析方法来提取出整个电路存在的所有时序路径, 计算信号在这些路径上的传播延时,检查信号的建立和保持时间是否满足时序要求,通过对最大路径延时和最小路径延时的分析,找出违背时序约束的错误。它不需 要输入向量就能穷尽所有的路径,且运行速度很快、占用内存较少,不仅可以对芯片设计进行全面的时序功能检查,而且还可利用时序分析的结果来优化设计,因此 静态时序分析已经越来越多地被用到数字集成电路设计的验证中。

动态时序模拟就是通常的仿真,因为不可能产生完备的测试向量,覆盖门级网表中的每一条路径。因此在动态时序分析中,无法暴露一些路径上可能存在的时序问题;

33:一个四级的Mux,其中第二级信号为关键信号如何改善timing.?

关键:将第二级信号放到最后输出一级输出,同时注意修改片选信号,保证其优先级未被修改。(为什么?)

34:给出一个门级的图,又给了各个门的传输延时,问关键路径是什么,还问给出输入, 使得输出依赖于关键路径?

关键路径就是输入到输出延时最大的路径,找到了关键路径便能求得最大时钟频率。

35:为什么一个标准的倒相器中P管的宽长比要比N管的宽长比大?

和载流子有关,P管是空穴导电,N管是电子导电,电子的迁移率大于空穴,同样的电场下,N管的电流大于P管,因此要增大P管的宽长比,使之对称,这样才能使得两者上升时间下降时间相等、高低电平的噪声容限一样、充电放电的时间相等。

36:用mos管搭出一个二输入与非门?

<数字电子技术基础(第五版)> 92页

与非门:上并下串 或非门:上串下并

<数字电子技术基础(第五版)> 117页—134页

Y=SA+S’B 利用与非门和反相器,进行变换后Y=((SA)’*(S’A)’)’,三个与非门,一个反相器。也可以用传输门来实现数据选择器或者是异或门。

39:用一个二选一mux和一个inv实现异或?

其中:B连接的是地址输入端,A和A非连接的是数据选择端,F对应的的是输出端,使能端固定接地置零(没有画出来).

利用与非门和或非门实现

41:用与非门等设计全加法器?

《数字电子技术基础》192页。

通过摩根定律化成用与非门实现。

42:A,B,C,D,E进行投票,多数服从少数,输出是F(也就是如果A,B,C,D,E中1的个数比0 多,那么F输出为1,否则F为0),用与非门实现,输入数目没有限制?(与非-与非形式)

先画出卡诺图来化简,化成与或形式,再两次取反便可。

43:画出一种CMOS的D锁存器的电路图和版图?

也可以将右图中的与非门和反相器用CMOS电路画出来。

latch是电平触发,register是边沿触发,register在同一时钟边沿触发下动作,符合同步电路的设计思想,而latch则属于异步电路设计,往往会导致时序分析困难,不适当的应用latch则会大量浪费芯片资源。

46:用D触发器做个二分频的电路?画出逻辑电路?

 
 

现实工程设计中一般不采用这样的方式来设计,二分频一般通过DCM来实现。通过DCM得到的分频信号没有相位差。

或者是从Q端引出加一个反相器。

状态图是以几何图形的方式来描述时序逻辑电路的状态转移规律以及输出与输入的关系。

48:用你熟悉的设计方式设计一个可预置初值的7进制循环计数器,15进制的呢?

 
 

49:你所知道的可编程逻辑器件有哪些?

将传输过来的信号经过两级触发器就可以消除毛刺。(这是我自己采用的方式:这种方式消除毛刺是需要满足一定条件的,并不能保证一定可以消除)

 
 

SRAM:静态随机存储器,存取速度快,但容量小,掉电后数据会丢失,不像DRAM 需要不停的REFRESH,制造成本较高,通常用来作为快取(CACHE) 记忆体使用。

FLASH:闪存,存取速度慢,容量大,掉电后数据不会丢失

DRAM:动态随机存储器,必须不断的重新的加强(REFRESHED) 电位差量,否则电位差将降低至无法有足够的能量表现每一个记忆单位处于何种状态。价格比SRAM便宜,但访问速度较慢,耗电量较大,常用作计算机的内存使用。

SSRAM:即同步静态随机存取存储器。对于SSRAM的所有访问都在时钟的上升/下降沿启动。地址、数据输入和其它控制信号均于时钟信号相关。

SDRAM:即同步动态随机存取存储器。

52:有四种复用方式,频分多路复用,写出另外三种?

四种复用方式:频分多路复用(FDMA),时分多路复用(TDMA),码分多路复用(CDMA),波分多路复用(WDMA)。

见前面的建立时间和保持时间,violation违反,不满足

54:给出一个组合逻辑电路,要求分析逻辑功能。

所谓组合逻辑电路的分析,就是找出给定逻辑电路输出和输入之间的关系,并指出电路的逻辑功能。

分析过程一般按下列步骤进行:

1:根据给定的逻辑电路,从输入端开始,逐级推导出输出端的逻辑函数表达式。

2:根据输出函数表达式列出真值表;

3:用文字概括处电路的逻辑功能;

55:如何防止亚稳态?

亚稳态是指触发器无法在某个规定时间段内达到一个可确认的状态。当一个触发器进入亚稳态时,既无法预测该单元的输出电平,也无法预测何时输出才能稳定在某个 正确的电平上。在这个稳定期间,触发器输出一些中间级电平,或者可能处于振荡状态,并且这种无用的输出电平可以沿信号通道上的各个触发器级联式传播下去。

1 降低系统时钟频率

3 引入同步机制,防止亚稳态传播(可以采用前面说的加两级触发器)。

4 改善时钟质量,用边沿变化快速的时钟信号

56:基尔霍夫定理的内容

基尔霍夫定律包括电流定律和电压定律:

电流定律:在集总电路中,在任一瞬时,流向某一结点的电流之和恒等于由该结点流出的电流之和。

电压定律:在集总电路中,在任一瞬间,沿电路中的任一回路绕行一周,在该回路上电动势之和恒等于各电阻上的电压降之和。

57:描述反馈电路的概念,列举他们的应用。

反馈,就是在电路系统中,把输出回路中的电量(电压或电流)输入到输入回路中去。

反馈的类型有:电压串联负反馈、电流串联负反馈、电压并联负反馈、电流并联负反馈。

负反馈的优点:降低放大器的增益灵敏度,改变输入电阻和输出电阻,改善放大器的线性和非线性失真,有效地扩展放大器的通频带,自动调节作用。

电压负反馈的特点:电路的输出电压趋向于维持恒定。

电流负反馈的特点:电路的输出电流趋向于维持恒定。

58:有源滤波器和无源滤波器的区别

无源滤波器:这种电路主要有无源元件R、L和C组成

有源滤波器:集成运放和R、C组成,具有不用电感、体积小、重量轻等优点。

集成运放的开环电压增益和输入阻抗均很高,输出电阻小,构成有源滤波电路后还具有一定的电压放大和缓冲作用。但集成运放带宽有限,所以目前的有源滤波电路的工作频率难以做得很高。

60、时钟周期为T,触发器D1的寄存器到输出时间(触发器延时Tco)最大为T1max,最小为T1min。组合逻辑电路最大延迟为T2max,最小为T2min。问,触发器D2的建立时间T3和保持时间应满足什么条件。


T3setup>T+T2max 时钟沿到来之前数据稳定的时间(越大越好),一个时钟周期T加上最大的逻辑延时。

62、实现三分频电路,3/2分频电路等(偶数倍分频奇数倍分频)

图2是3分频电路,用JK-FF实现3分频很方便,不需要附加任何逻辑电路就能实现同步计数分频。但用D-FF实现3分频时,必须附加译码反馈电路,如图2所示的译码复位电路,强制计数状态返回到初始全零状态,就是用NOR门电路把Q2,Q1=“11B”的状态译码产生“H”电平复位脉冲,强迫FF1和FF2同时瞬间(在下一时钟输入Fi的脉冲到来之前)复零,于是Q2,Q1=“11B”状态仅瞬间作为“毛刺”存在而不影响分频的周期,这种“毛刺”仅在Q1中存在,实用中可能会造成错误,应当附加时钟同步电路或阻容低通滤波电路来滤除,或者仅使用Q2作为输出。D-FF的3分频,还可以用AND门对Q2,Q1译码来实现返回复零。

MCU(Micro Controller Unit)中文名称为微控制单元,又称单片微型计算机(Single Chip Microcomputer)或者单片机,是指随着大规模集成电路的出现及其发展,将计算机的CPU、RAM、ROM、定时数计器和多种I/O接口集成在一片芯片上,形成芯片级的计算机,为不同的应用场合做不同组合控制。

computer,精简指令集计算机)是一种执行较少类型计算机指令的微处理器,起源于80年代的MIPS主机(即RISC机),RISC机中采用的微处理器统称RISC处理器。这样一来,它能够以更快的速度执行操作(每秒执行更多百万条指令,即MIPS)。因为计算机执行每个指令类型都需要额外的晶体管和电路元件,计算机指令集越大就会使微处理器更复杂,执行操作也会更慢。

CISC是复杂指令系统计算机(Complex Instruction Set Computer)的简称,微处理器是台式计算机系统的基本处理部件,每个微处理器的核心是运行指令的电路。指令由完成任务的多个步骤所组成,把数值传送进寄存器或进行相加运算。

DSP(digital signal processor)是一种独特的微处理器,是以数字信号来处理大量信息的器件。其工作原理是接收模拟信号,转换为0或1的数字信号。 再对数字信号进行修改、删除、强化,并在其他系统芯片中把数字数据解译回模拟数据或实际环境格式。它不仅具有可编程性,而且其实时运行速度可达每秒数以千 万条复杂指令程序,远远超过通用微处理器,是数字化电子世界中日益重要的电脑芯片。它的强大数据处理能力和高运行速度,是最值得称道的两大特色。

FPGA(Field-Programmable GateArray),即现场可编程门阵列,它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。 

ASIC:专用集成电路,它是面向专门用途的电路,专门为一个用户设计和制造的。根据一个用户的特定要求,能以低研制成本,短、交货周期供货的全定制,半定制集成电路。与门阵列等其它ASIC(ApplicationSpecific IC)相比,它们又具有设计开发周期短、设计制造成本低、开发工具先进、标准产品无需测试、质量稳定以及可实时在线检验等优点 

ECC是“Error Correcting Code”的简写,中文名称是“错误检查和纠正”。ECC是一种能够实现“错误检查和纠正”的技术,ECC内存就是应用了这种技术的内存,一般多应用在服务器及图形工作站上,这将使整个电脑系统在工作时更趋于安全稳定。

IRQ全称为Interrupt Request,即是“中断请求”的意思(以下使用IRQ称呼)。IRQ的作用就是在我们所用的电脑中,执行硬件中断请求的动作,用来停止其相关硬件的工作状态 

USB ,是英文Universal Serial BUS(通用串行总线)的缩写,而其中文简称为“通串线,是一个外部总线标准,用于规范电脑与外部设备的连接和通讯。 

BIOS是英文"Basic Input Output System"的缩略语,直译过来后中文名称就是"基本输入输出系统"。其实,它是一组固化到计算机内主板上一个ROM芯片上的程序,它保存着计算机最重要的基本输入输出的程序、系统设置信息、开机后自检程序和系统自启动程序。其主要功能是为计算机提供最底层的、最直接的硬件设置和控制。

68、为了实现逻辑Y=A’B+AB’+CD,请选用以下逻辑中的一种,并说明为什么?

69、用波形表示D触发器的功能。(扬智电子笔试)

70、用传输门和倒向器搭一个边沿触发器(DFF)。

通过级联两个D锁存器组成

71、用逻辑门画出D触发器。

电平触发的D触发器(D锁存器)牢记!

边沿触发的D触发器,有两个D锁存器构成

 
 

73、画出一种CMOS的D锁存器的电路图和版图。

或者是利用前面与非门搭的D锁存器实现

75、用D触发器做个4进制的计数。

按照时序逻辑电路的设计步骤来:

5、状态方程,驱动方程等

78、数字电路设计当然必问Verilog/VHDL,如设计计数器。

79、请用HDL描述四位的全加法器、5分频电路。

 
 

80、用VERILOG或VHDL写一段代码,实现10进制计数器。

 
 

81、描述一个交通信号灯的设计。

按照时序逻辑电路的设计方法:

82、画状态机,接受1,2,5分钱的卖报机,每份报纸5分钱。(扬智电子笔试)

1、确定输入输出,投1分钱A=1,投2分钱B=1,投5分钱C=1,给出报纸Y=1

2、确定状态数画出状态转移图,没有投币之前的初始状态S0,投入了1分硬币S1,投入了2分硬币S2,投入了3分硬币S3,投入了4分硬币S4。

3、画卡诺图或者是利用verilog编码

83、设计一个自动售货机系统,卖soda水的,只能投进三种硬币,要正确的找回钱数。 

(1)画出fsm(有限状态机);(2)用verilog编程,语法要符合fpga设计的要求。

84、设计一个自动饮料售卖机,饮料10分钱,硬币有5分和10分两种,并考虑找零:(1)画出fsm(有限状态机);(2)用verilog编程,语法要符合fpga设计的要求;(3)设计工程中可使用的工具及设计大致过程。

1、输入A=1表示投5分钱,B=1表示投10分钱,输出Y=1表示给饮料,Z=1表示找零

2、确定状态数,没投币之前S0,投入了5分S1

85、画出可以检测10010串的状态图,并verilog实现之。

1、输入data,1和0两种情况,输出Y=1表示连续输入了10010

86、用FSM实现101101的序列检测模块。

确定状态数,没有输入或输入0为S0,1为S1,01为S2,101为S3,1101为S4,01101为S5。知道了输入输出和状态转移的关系很容易写出状态机的verilog代码,一般采用两段式状态机

87、给出单管DRAM的原理图

88、什么叫做OTP片(OTP(一次性可编程))、掩膜片,两者的区别何在?

OTP与掩膜 OTP是一次性写入的单片机。过去认为一个单片机产品的成熟是以投产掩膜型单片机为标志的。由于掩膜需要一定的生产周期,而OTP型单片机价格不断下降,使得近年来直接使用OTP完成最终产品制造更为流行。它较之掩膜具有生产周期短、风险小的特点。近年来,OTP型单片机需量大幅度上扬,为适应这种需求许多单片机都采用了在系统编程技术(In System Programming)。未编程的OTP芯片可采用裸片Bonding技术或表面贴技术,先焊在印刷板上,然后通过单片机上引出的编程线、串行数据、时钟线等对单片机编程。解决了批量写OTP 芯片时容易出现的芯片与写入器接触不好的问题。使OTP的裸片得以广泛使用,降低了产品的成本。编程线与I/O线共用,不增加单片机的额外引脚。而一些生产厂商推出的单片机不再有掩膜型,全部为有ISP功能的OTP。

89、你知道的集成电路设计的表达方式有哪几种?

90、描述你对集成电路设计流程的认识。(仕兰微面试题目)

制定规格书-任务划分-设计输入-功能仿真-综合-优化-布局布线-时序仿真时序分析-芯片流片-芯片测试验证

91、描述你对集成电路工艺的认识。(仕兰微面试题目)

工艺分类:TTL,CMOS两种比较流行,TTL速度快功耗高,CMOS速度慢功耗低。

集成电路的工艺主要是指CMOS电路的制造工艺,主要分为以下几个步骤:衬底准备-氧化、光刻-扩散和离子注入-淀积-刻蚀-平面化。

92、简述FPGA等可编程逻辑器件设计流程。

通常可将FPGA/CPLD设计流程归纳为以下7个步骤,这与ASIC设计有相似之处。

2.前仿真(功能仿真)。设计的电路必须在布局布线前验证电路功能是否有效。(ASCI设计中,这一步骤称为第一次Sign-off)PLD设计中,有时跳过这一步。

3.设计编译(综合)。设计输入之后就有一个从高层次系统行为设计向门级逻辑电路设转化翻译过程,即把设计输入的某种或某几种数据格式(网表)转化为软件可识别的某种数据格式(网表)。

4.优化。对于上述综合生成的网表,根据布尔方程功能等效的原则,用更小更快的综合结果代替一些复杂的单元,并与指定的库映射生成新的网表,这是减小电路规模的一条必由之路。

6.后仿真(时序仿真)需要利用在布局布线中获得的精确参数再次验证电路的时序。(ASCI设计中,这一步骤称为第二次Sign—off)。

7.生产。布线和后仿真完成之后,就可以开始ASCI或PLD芯片的投产

93、分别写出IC设计前端到后端的流程和eda工具。(未知)

逻辑设计--子功能分解--详细时序框图--分块逻辑仿真--电路设计(RTL级描述)--功能仿真--综合(加时序约束和设计库)--电路网表--网表仿真)-预布局布线(SDF文件)--网表仿真(带延时文件)--静态时序分析--布局布线--参数提取--SDF文件--后仿真--静态时序分析--测试向量生成--工艺设计与生产--芯片测试--芯片应用,在验证过程中出现的时序收敛,功耗,面积问题,应返回前端的代码输入进行重新修改,再仿真,再综合,再验证,一般都要反复好几次才能最后送去foundry厂流片。设计公司是fabless

数字IC设计流程(zz)

1.需求分析(制定规格书)。分析用户或市场的需求,并将其翻译成对芯片产品的技术需求。

2.算法设计。设计和优化芯片钟所使用的算法。这一阶段一般使用高级编程语言(如C/C++),利用算法级建模和仿真工具(如MATLAB,SPW)进行浮点和定点的仿真,进而对算法进行评估和优化。

3.构架设计。根据设计的功能需求和算法分析的结果,设计芯片的构架,并对不同的方案进行比较,选择性能价格最优的方案。这一阶段可以使用SystemC语言对芯片构架进行模拟和分析。

4.RTL设计(代码输入)。使用HDL语言完成对设计实体的RTL级描述。这一阶段使用VHDL和Verilog HDL语言的输入工具编写代码。

5. RTL验证(功能仿真)。使用仿真工具或其他RTL代码分析工具,验证RTL代码的质量和性能。

6.综合。从RTL代码生成描述实际电路的门级网表文件。

7.门级验证(综合后仿真)。对综合产生的门级网表进行验证。这一阶段通常会使用仿真、静态时序分析和形式验证等工具。

8. 布局布线。后端设计对综合产生的门级网表进行布局规划(Floorplanning)、布局(Placement)、布线(Routing),生成生产用的版图。

9.电路参数提取确定芯片中互连线的寄生参数,从而获得门级的延时信息。

10.版图后验证。根据后端设计后取得的新的延时信息,再次验证设计是否能够实现所有的功能和性能指标。

11.芯片生产。生产在特定的芯片工艺线上制造出芯片。

12. 芯片测试。对制造好的芯片进行测试,检测生产中产生的缺陷和问题。

1. 数据准备。对于 Cadance的 SE而言后端设计所需的数据主要有是Foundry厂提供的标准单元、宏单元和I/O Pad的库文件,它包括物理库、时序库及网表库,分别以.lef、.tlf和.v的形式给出。前端的芯片设计经过综合后生成的门级网表,具有时序约束和时钟定义的脚本文件和由此产生的.gcf约束文件以及定义电源Pad的DEF(Design

2.布局规划。主要是标准单元、I/O Pad和宏单元的布局。I/O Pad预先给出了位置,而宏单元则根据时序要求进行摆放,标准单元则是给出了一定的区域由工具自动摆放。布局规划后,芯片的大小,Core的面积,Row的形式、电源及地线的Ring和Strip都确定下来了。如果必要在自动放置标准单元和宏单元之后, 你可以先做一次PNA(power network

3. Placement -自动放置标准单元。布局规划后,宏单元、I/O Pad的位置和放置标准单元的区域都已确定,这些信息SE(Silicon Ensemble)会通过DEF文件传递给PC(Physical Compiler),PC根据由综合给出的.DB文件获得网表和时序约束信息进行自动放置标准单元,同时进行时序检查和单元放置优化。如果你用的是PC 4. 时钟树生成(CTS Clock tree synthesis)。芯片中的时钟网络要驱动电路中所有的时序单元,所以时钟源端门单元带载很多,其负载延时很大并且不平衡,需要插入缓冲器减小负载和平衡延时。时钟网络及其上的缓冲器构成了时钟树。一般要反复几次才可以做出一个比较理想的时钟树。

5. STA静态时序分析和后仿真。时钟树插入后,每个单元的位置都确定下来了,工具可以提出Global Route形式的连线寄生参数,此时对延时参数的提取就比较准确了。SE把.V和.SDF文件传递给PrimeTime做静态时序分析。确认没有时序违规后,将这来两个文件传递给前端人员做后仿真。对Astro 而言,在detail

6. ECO(Engineering Change Order)。针对静态时序分析和后仿真中出现的问题,对电路和单元布局进行小范围的改动.

7. filler的插入(pad fliier, cell filler)。Filler指的是标准单元库和I/O Pad库中定义的与逻辑无关的填充物,用来填充标准单元和标准单元之间,I/O Pad和I/O Pad之间的间隙,它主要是把扩散层连接起来,满足DRC规则和设计需要。

9. Dummy Metal的增加。Foundry厂都有对金属密度的规定,使其金属密度不要低于一定的值,以防在芯片制造过程中的刻蚀阶段对连线的金属层过度刻蚀从而降低电路的性能。加入Dummy Metal是为了增加金属的密度。

11. Tape out。在所有检查和验证都正确无误的情况下把最后的版图GDSⅡ文件传递给Foundry厂进行掩膜制造

综合-布局布线-时序仿真-时序分析

简单说来,一颗芯片的诞生可以分成设计和制造。当设计结束的时候,设计方会把设计数据送给制造方。tapeout 是集成电路设计中一个重要的阶段性成果,是值得庆祝的。庆祝之后,就是等待,等待制造完的芯片回来做检测,看是不是符合设计要求,是否有什么严重的问题等等。

95、是否接触过自动布局布线?请说出一两种工具软件。自动布局布线需要哪些基本元素?

自动布局布线其基本流程如下:

1、读入网表,跟foundry提供的标准单元库和Pad库以及宏模块库进行映射;
2、整体布局,规定了芯片的大致面积和管脚位置以及宏单元位置等粗略的信息;
3、读入时序约束文件,设置好timing setup菜单,为后面进行时序驱动的布局布线做准备;
4、详细布局,力求使后面布线能顺利满足布线布通率100%的要求和时序的要求;
5、时钟树综合,为了降低clock skew而产生由许多buffer单元组成的“时钟树”;
6、布线,先对电源线和时钟信号布线,然后对信号线布线,目标是最大程度地满足时序;
7、为满足design rule从而foundry能成功制造出该芯片而做的修补工作,如填充一些dummy等。

96、列举几种集成电路典型工艺。工艺上常提到0.25,0.18指的是什么?

典型工艺:氧化,离子注入,光刻,刻蚀,扩散,淀积。/0.13,90,65

制造工艺:我们经常说的0.18微米、0.13微米制程,就是指制造工艺了。制造工艺直接关系到cpu的电气性能。而0.18微米、0.13微米这个尺度就是指的是cpu核心中线路的宽度。线宽越小,cpu的功耗和发热量就越低,并可以工作在更高的频率上了。所以以前0.18微米的cpu最高的频率比较低,用0.13微米制造工艺的cpu会比0.18微米的制造工艺的发热量低都是这个道理了。

97、请描述一下国内的工艺现状。

98、半导体工艺中,掺杂有哪几种方式?


根据掺入的杂质不同,杂质半导体可以分为N型和P型两大类。 N型半导体中掺入的杂质为磷等五价元素,磷原子在取代原晶体结构中的原子并构成共价键时,多余的第五个价电子很容易摆脱磷原子核的束缚而成为自由电子,于是半导体中的自由电子数目大量增加,自由电子成为多数载流子,空穴则成为少数载流子。P型半导体中掺入的杂质为硼或其他三价元素,硼原子在取代原晶体结构中的原子并构成共价键时,将因缺少一个价电子而形成一个空穴,于是半导体中的空穴数目大量增加,空穴成为多数载流子,而自由电子则成为少数载流子。

99、描述CMOS电路中闩锁效应产生的过程及最后的结果?

闩锁效应是CMOS工艺所特有的寄生效应,严重会导致电路的失效,甚至烧毁芯片。闩锁效应是由NMOS的有源区、P衬底、N阱、PMOS的有源区构成的n-p-n-p结构产生的,当其中一个三极管正偏时,就会构成正反馈形成闩锁。避免闩锁的方法就是要减小衬底和N阱的寄生电阻,使寄生的三极管不会处于正偏状态。静电是一种看不见的破坏力,会对电子元器件产生影响。ESD 和相关的电压瞬变都会引起闩锁效应(latch-up)是半导体器件失效的主要原因之一。如果有一个强电场施加在器件结构中的氧化物薄膜上,则该氧化物薄膜就会因介质击穿而损坏。很细的金属化迹线会由于大电流而损坏,并会由于浪涌电流造成的过热而形成开路。这就是所谓的“闩锁效应”。在闩锁情况下,器件在电源与地之间形成短路,造成大电流、EOS(电过载)和器件损坏。

在芯片生产过程中,暴露的金属线或者多晶硅(polysilicon)等导体,就象是一根根天线,会收集电荷(如等离子刻蚀产生的带电粒子)导致电位升高。天线越长,收集的电荷也就越多,电压就越高。若这片导体碰巧只接了MOS 的栅,那么高电压就可能把薄栅氧化层击穿,使电路失效,这种现象我们称之为“天线效应”。随着工艺技术的发展,栅的尺寸越来越小,金属的层数越来越多,发生天线效应的可能性就越大(完)

我要回帖

更多关于 一个处理器有多少晶体管 的文章

 

随机推荐