PLL为什么会有倍频干扰可以倍频

21ic官方微信-->
pll倍频信号不正常
中级技术员, 积分 120, 距离下一级还需 180 积分
中级技术员, 积分 120, 距离下一级还需 180 积分
中级技术员, 积分 120, 距离下一级还需 180 积分
中级技术员, 积分 120, 距离下一级还需 180 积分
仿真时出现pll倍频时候 clocked信号和输出c0信号出现几个时钟超前是怎么回事,我用的是cyclone
我看别人的都是没有超前的,这两个信号同时变化的
本帖子中包含更多资源
才可以下载或查看,没有帐号?
助理工程师, 积分 1386, 距离下一级还需 614 积分
助理工程师, 积分 1386, 距离下一级还需 614 积分
助理工程师, 积分 1386, 距离下一级还需 614 积分
助理工程师, 积分 1386, 距离下一级还需 614 积分
挺正常啊,你觉得哪里不正常?
实习生, 积分 6, 距离下一级还需 44 积分
实习生, 积分 6, 距离下一级还需 44 积分
实习生, 积分 6, 距离下一级还需 44 积分
实习生, 积分 6, 距离下一级还需 44 积分
看上去应该是正常的哦~那个是locked啦,不是clocked!!建议你到Altera官网找一下PLL的Spec看一下,我没记错的话,locked信号会在输入clk和输出clk相位锁住之后,就会拉高!
中级技术员, 积分 120, 距离下一级还需 180 积分
中级技术员, 积分 120, 距离下一级还需 180 积分
中级技术员, 积分 120, 距离下一级还需 180 积分
中级技术员, 积分 120, 距离下一级还需 180 积分
本帖最后由 wangrunpeng 于
22:04 编辑
挺正常啊,你觉得哪里不正常?
我看别人仿真出来clocked和clk_c0要同步,就是clocked变高的同时,clk_c0才会出现方波
中级技术员, 积分 120, 距离下一级还需 180 积分
中级技术员, 积分 120, 距离下一级还需 180 积分
中级技术员, 积分 120, 距离下一级还需 180 积分
中级技术员, 积分 120, 距离下一级还需 180 积分
本帖最后由 wangrunpeng 于
22:04 编辑
看上去应该是正常的哦~那个是locked啦,不是clocked!!建议你到Altera官网找一下PLL的Spec看一下,我没记 ...
我看别人仿真出来clocked和clk_c0要同步,就是clocked变高的同时,clk_c0才会出现方波file:///D:\adminsss\我的文档\Tencent Files\\Image\C2C\2AC1ACCD55FCFE1EE88C418.jpg
本帖子中包含更多资源
才可以下载或查看,没有帐号?
高级技术员, 积分 776, 距离下一级还需 224 积分
高级技术员, 积分 776, 距离下一级还需 224 积分
高级技术员, 积分 776, 距离下一级还需 224 积分
高级技术员, 积分 776, 距离下一级还需 224 积分
你产生PLL模块时,没有设置locked信号与clk_c0同步
中级技术员, 积分 120, 距离下一级还需 180 积分
中级技术员, 积分 120, 距离下一级还需 180 积分
中级技术员, 积分 120, 距离下一级还需 180 积分
中级技术员, 积分 120, 距离下一级还需 180 积分
你产生PLL模块时,没有设置locked信号与clk_c0同步
但是他是ip核自动生成的模块呀,还需要自己修改吗
高级技术员, 积分 776, 距离下一级还需 224 积分
高级技术员, 积分 776, 距离下一级还需 224 积分
高级技术员, 积分 776, 距离下一级还需 224 积分
高级技术员, 积分 776, 距离下一级还需 224 积分
当然需要根据你自己的需求更改了。 别人是不需要locked和clk_c0同步,所以是一种设置。
你需要locked与clk_c0同步,就得自己改了。
扫描二维码,随时随地手机跟帖
时间类勋章
技术导师奖章
人才类勋章
欢快之小溪
发帖类勋章
社区建设奖章
等级类勋章
您需要登录后才可以回帖
热门推荐 /5PLL(锁相环(PhaseLockedLoop))_百度百科
清除历史记录关闭
声明:百科词条人人可编辑,词条创建和修改均免费,绝不存在官方及代理商付费代编,请勿上当受骗。
?锁相环(PhaseLockedLoop)
(锁相环(PhaseLockedLoop))
PLL(Phase Locked Loop): 为锁相回路或,用来统一整合时脉讯号,使高频器件正常工作,如内存的存取资料等。PLL用于振荡器中的反馈技术。 许多电子设备要正常工作,通常需要外部的输入信号与内部的振荡信号同步。一般的晶振由于工艺与成本原因,做不到很高的频率,而在需要高频应用时,由相应的器件VCO,实现转成高频,但并不稳定,故利用锁相环路就可以实现稳定且高频的时脉冲讯号。
PLL基本组成
路是一种反馈控制电路,简称锁相环(PLL,Phase-Locked Loop)。锁相环的特点是:利用外部输入的参考信号控制环路内部振荡信号的频率和相位。因锁相环可以实现输出信号频率对输入信号频率的自动跟踪,所以锁相环通常用于闭环跟踪电路。锁相环在工作的过程中,当输出信号的频率与输入信号的频率相等时,输出电压与输入电压保持固定的相位差值,即输出电压与输入电压的相位被锁住,这就是锁相环名称的由来。锁相环通常由(PD,Phase Detector)、环路滤波器(LF,Loop Filter)和压控振荡器(VCO,Voltage Controlled Oscillator)三部分组成,锁相环组成的原理框图如图6所示:
中的鉴相器又称为相位比较器,它的作用是检测输入信号和输出信号的相位差,并将检测出的相位差信号转换成uD(t)电压信号输出,该信号经低通滤波器滤波后形成压控振荡器的控制电压uC(t),对振荡器输出信号的频率实施控制。
PLL主要特点
1)锁定是无剩余频差;
2)具有良好的窄带载波跟踪性能;
3)具有良好的宽带调制跟踪性能;
4)门限性能好;
5)易于集成。
PLL工作原理
锁相环是一种反馈电路,其作用是使得电路上的时钟和某一外部时钟的相位同步。PLL通过比较外部信号的相位和由压控晶振(VCXO)的相位来实现同步的,在比较的过程中,电路会不断根据外部信号的相位来调整本地晶振的时钟相位,直到两个信号的相位同步。在中,锁相环是一种非常有用的,因为通过锁相环,可以使得不同的数据采集板卡共享同一个采样时钟。因此,所有板卡上各自的本地80MHz和20MHz时钟的相位都是同步的,从而采样时钟也是同步的。因为每块板卡的采样时钟都是同步的,所以都能严格地在同一时刻进行数据采集。
通过锁相环同步多块板卡的采样时钟所需要的编程技术会根据您所使用的硬件板卡的不同而不同。对于基于PCI总线的产品(M系列数据采集卡,PCI数字化仪等),所有的同步都是通过上的时钟和触发线来实现的;这时,其中一块版板卡会作为主卡并且输出其内部时钟,通过RTSI线,其他从板卡就可以获得这个用于同步的时钟信号,对于基于PXI总线的产品,则通过将所有板卡的时钟于PXI内置的10MHz背板来实现同步的。
简单的PLL由频率基准、相位检波器、电荷泵、环路滤波器和压控振荡器(VCO)组成。基于PLL技术的频率合成器将增加两个分频器:一个用于降低基准频率,另一个则用于对VCO进行分频。而且,将相位检波器和电荷泵组合在一个功能块中也很容易,以便进行分析(见图1)。简单的PLL上所增设的这些数字分频器电路实现了工作频率的轻松调节。处理器将简单地把一个新的分频值“写入”到位于PLL中的寄存器中,更新VCO的工作频率,并由此改变无线设备的工作信道。
PLL是作为工作,用于比较基准信号与VCO的相位。增设基准和反馈分频器的频率合成器负责比较两个由分频器的设定值调节相位。该相位比较在相位检波器中完成,在大多数系统中,这种相位检波器是一个相位和频率检波器。该相位-频率检波器生成一个误差电压,此误差电压在±2π的相位误差范围内近似为线性,并在误差大于±2π的情况下保持恒定。相位-频率比较器所采用的这种双模式操作可生成针对大频率误差(比如,当PLL在上电期间起动时)的较快的PLL锁定时间,并避免被锁定于谐波之上。
VCO利用调谐电压生成一个频率。VCO可以是模块、IC,也可由分立元件来制成。图2示出了一个位于MAX2361发送器IC内部的、采用有源元件制作的VCO。谐振回路和变容二极管是外置的,使得设计工程师能够对IF(中频)LO(本机振荡器)进行独特的规定,以便对特定的无线电频率方案提供支持。
--- 环路滤波器对由相位-频率检波器的电荷泵所产生的电流脉冲进行积分,以生成施加于VCO的调谐电压。传统的做法是使来自环路滤波器的调谐电压升高(变为更大的正值),以使VCO的相位超前并提高VCO的频率。环路滤波器可以采用诸如电阻器和电容器等无源元件来实现,也可采用一个运算放大器。环路滤波器的时间常数以及VCO、相位检波器和分频器的增益将设定PLL带宽。PLL带宽决定了瞬态响应、基准寄生电平和噪声滤波特性。在PLL带宽之内,频率合成器输出端上的相位噪声主要是相位检波器相位噪声;而在PLL带宽之外,输出相位噪声则主要源自VCO相位噪声。
--- 频率合成器PLL基准输入是一个稳定、无干扰的恒定频率信号。在大多数无线电设备中都采用了某种形式的晶体振荡器,原因是其相位噪声非常低,而且其频率稳定并进行了精确的规定。PLL将对该基准进行分频,以提供一个用于相位-频率检波器的较低频率。这一较低的频率将设定用于检波器的比较率,并通过使反馈分频器设定值以“1”的幅度递增的方法来设立可行的最小频率步进。这变成了合成器的频率分辨率(即频率步长),它应该等于或小于正在设计之中的无线电系统的信道间隔。利用由反馈分频器按比例缩小的VCO的输出,相位检波器和环路滤波器生成了一个调谐电压。
输入信号-& 鉴相器 -& 低通滤波器 -& 压控振荡器-& 输出信号。有两个输入,分别是输入信号和压控振荡器的输出信号,在二者相位差和频率差不是很大的情况下,鉴相器的输出与两输入信号之差成正比,鉴相器的输出为模拟信号,其通过低通滤波器虑除高频杂波,后进入压控振荡器,压控振荡器的输出频率随其输入电压的改变而改变。从原理图上看,PLL实际上是一负反馈系统,只要输入信号在正常范围内,输出信号在“一定时间内”都能跟上。输入信号发生变化后,输出信号跟踪输入信号的过程称之为捕获;输出信号跟踪完毕时称之为锁定;输入信号变化过快导致输出信号无法跟踪时称为失锁。通过PLL可以方便实现N倍频,原理如下:
输入信号-& 鉴相器 -& 低通滤波器 -& 压控振荡器-& 输出信号
^|______N分频器______________|
此外,可以实现小数倍频,原理如下:
输入信号-& 鉴相器 -& 低通滤波器 -& 压控振荡器-& 输出信号
^|________N分频器/N+1分频_________|
|------ 模式控制 ――---------& |
模式控制模块可以选择分频器处于N分频器还是N+1分频,若通过模式控制模块实现
10个clk中有9个clk为N分频,1个clk为N+1分频,则实际输出信号频率为(N+0.1)×
输入频率。
PLL电路本质是模拟电路,与ARM内核的数字电路截然不同,故在CPU中处于独立地
位,另外很多CPU的PLL供电为单独供电,且对PLL供电质量要求较高。
---------------------------------------------------------------------------------------------
清除历史记录关闭下次自动登录
现在的位置:
& 综合 & 正文
PLL的原理,怎样用它倍频
1175人阅读
PLL - PHASE-LOCKED LOOP 中文称锁相环, 简单来说就是用一个压控振荡器 (VCO - VOLTAGE CONTROLLED OSCILLATOR) 产生一个振荡频率, 经过 N 倍分频 (N - 包括 1 的正整数) 后在鉴相器上与被锁的已知频率比较, 比较结果波形通过低通滤波产生一个电压, 然后用这个电压控制 VCO 去改变振荡频率, 直到分频的振荡频率与已知频率相等并锁相. VCO-分频器-鉴相器-低通滤波器-VCO 形成环路 LOOP. 当分频数 N&1 时, 振荡频率为已知频率的
N 倍, 成为 N 倍频电路.
就如楼上所述。就是取一个基波的N次偕波,为了保证得到的波形就是基波的偕波,就必须相位锁 定,保证过零同步。所以PLL本身就是一个基准震荡器两个分频回路,一个比较放大反馈回路的一个系统。原理就是把你所需要的频率经过分频后和基准频率相比 较,如果有相位差异就经过放大后反馈给VCO,使其稳定的保持在一个工作点。
PLL的基本作用是把频率锁定在一个固定的期望值,它由压控振荡器VCO、鉴相器PD、分频器、电荷泵和低通滤波器组成。
PLL工作的基本原理是压控振荡器的输出经过采集分频后和基准信号同时输入鉴相器,鉴相器通过比较这两个信号的频率差,输出一个直流脉冲电压去控制VCO 使它的频率改变。这样经过一个很短的时间,VCO的输出就会稳定下来。还将使用的频率的准确度和稳定度锁定到参考频率上,根据需要而变化。 所谓的锁相,顾名思义就是将相位锁住,由相位检测器、回路滤波器及压控振荡器组成。
那就是说,比如我基频是10MHz,需要100MHz的频率,那就得用VCO产生一个100MHz的频率后10分频,用鉴相器与基频比较,输出一个比较的波形后经过低通滤波,用输出电压控制VCO的输出。
请高人指点:是这个样子的吗?
对的,基本是这样.基准频率一般用稳定性高的晶振产生.VCO一般通过控制电压来控制变容二极管来调节频率.
小弟还有一点不明白:
既然如此,那直接可以用晶振产生一个高频时钟信号了,PLL的作用是什么?是通过反馈来确保频率的稳定吗?
为了产生与参考频率为整倍数关系, 且相位相关的振荡. 如果在你的系统中, 不必与另外的频率相关, 当然直接振荡就可以了.
PLL - PHASE-LOCKED LOOP 中文称锁相环, 简单来说就是用一个压控振荡器 (VCO - VOLTAGE CONTROLLED OSCILLATOR) 产生一个振荡频率, 经过 N 倍分频 (N - 包括 1 的正整数) 后在鉴相器上与被锁的已知频率比较, 比较结果波形通过低通滤波产生一个电压, 然后用这个电压控制 VCO 去改变振荡频率, 直到分频的振荡频率与已知频率相等并锁相. VCO-分频器-鉴相器-低通滤波器-VCO 形成环路 LOOP. 当分频数 N&1 时, 振荡频率为已知频率的
N 倍, 成为 N 倍频电路.
就如楼上所述。就是取一个基波的N次偕波,为了保证得到的波形就是基波的偕波,就必须相位锁 定,保证过零同步。所以PLL本身就是一个基准震荡器两个分频回路,一个比较放大反馈回路的一个系统。原理就是把你所需要的频率经过分频后和基准频率相比 较,如果有相位差异就经过放大后反馈给VCO,使其稳定的保持在一个工作点。
PLL的基本作用是把频率锁定在一个固定的期望值,它由压控振荡器VCO、鉴相器PD、分频器、电荷泵和低通滤波器组成。
PLL工作的基本原理是压控振荡器的输出经过采集分频后和基准信号同时输入鉴相器,鉴相器通过比较这两个信号的频率差,输出一个直流脉冲电压去控制VCO 使它的频率改变。这样经过一个很短的时间,VCO的输出就会稳定下来。还将使用的频率的准确度和稳定度锁定到参考频率上,根据需要而变化。 所谓的锁相,顾名思义就是将相位锁住,由相位检测器、回路滤波器及压控振荡器组成。
那就是说,比如我基频是10MHz,需要100MHz的频率,那就得用VCO产生一个100MHz的频率后10分频,用鉴相器与基频比较,输出一个比较的波形后经过低通滤波,用输出电压控制VCO的输出。
请高人指点:是这个样子的吗?
对的,基本是这样.基准频率一般用稳定性高的晶振产生.VCO一般通过控制电压来控制变容二极管来调节频率.
小弟还有一点不明白:
既然如此,那直接可以用晶振产生一个高频时钟信号了,PLL的作用是什么?是通过反馈来确保频率的稳定吗?
为了产生与参考频率为整倍数关系, 且相位相关的振荡. 如果在你的系统中, 不必与另外的频率相关, 当然直接振荡就可以了.
【上篇】【下篇】锁相环原理以及倍频分频实现_百度文库
两大类热门资源免费畅读
续费一年阅读会员,立省24元!
锁相环原理以及倍频分频实现
&&锁相环原理以及倍频分频实现.
阅读已结束,下载本文需要
想免费下载更多文档?
定制HR最喜欢的简历
你可能喜欢

我要回帖

更多关于 为什么会有倍频干扰 的文章

 

随机推荐