全国计算机等级考试三级嵌入式系统开发技术 余男有没有拍过三级好的辅导书推荐

等级:书童 |
您现在的位置:&>>&&>>&&>>&&>>&&>>&&>>&&>>&文章内容
计算机三级考试嵌入式系统开发技术模拟试题十八
日来源:233网校
  6.论述代码尺寸优化的途径。
  答:代码尺寸优化一般有3种途径:
  基于指令集的代码尺寸优化,即根据具体的处理器的指令集进行相关代码的优化。
  代码压缩优化,即通过对代码进行重新编码,以减少输出序列的形式,但是这个序列是不可以直接运行的。
  代码编写技巧,即采用各种代码编写的技巧和方法,比如尽量删除不必要的全局变量位操作,不改变的变量尽量申明为常量等。
  7.论述物理内存直接寻址的含义,以及使用物理地址的弊端。
  答:所谓物理内存直接寻址是指,在进行硬件设计的时候,把处理器的地址总线直接与主存储器相连,处理器就可以通过地址总线对主存储器中的数据进行访问。
  使用物理地址的弊端主要有4点:
  在使用物理地址的情况下,处理器可以使用的实际内存数量就是物理内存的总量,如果想访问更多的内存地址,只有增减物理内存数量。
  在物理内存情况下,处理器对所有内存的访问权是一致的,物理内存中的所有代码,数据等信息读写权限都是一样的。
  如果在多任务的情况下,物理寻址也无法为每个独立的任务提供相应的保护机制,因为所存的任务是运行在同一个地址空间内。
  物理内存寻址方式下的内存,无法按照随需的原则来使用。
  8.论述运行速度优化的方法。
  答:运行速度优化主要方法如下:
  采用好的算法和数据结构,高效算法与恰当的数据结构可以使应用程序获得更高的优化性能,比如二分法查找比顺序查找要高效,递归的时间效率和空间效率都比较差。
  减小运行强度,在程序中尽量不要进行复杂的运算,比如浮点数的开放等,对于耗时、耗资源的运算,可以采用空间换时间的方法,多使用移位的和自增指令。
  采用循环优化和函数优化,对于不需要循环变量参加的语句,放到循环外,对于循环条件的尽量减少判断。
  9.论述基本的计算机体系结构,以及各个部分的主要任务。
  答:基本的计算机的体系结构主要由4部分组成:
  微处理器,从内存获取机器语言指令,编译,执行,根据指令代码,管理自己的寄存器,根据指令或自己的需要修改内存内容,相应其他硬件的中断请求。
  存储器,用来存储指令和数据。
  输入输出模块,负责在处理器、存储器和外部设备之间交换数据。
  系统总线,为处理器、存储器和输入输出模块提供数据,控制等信号通道和传输的设施。
  10.论述复杂的嵌入式软件系统架构模型的组成,以及这种模型的优点。
  答:复杂的嵌入式软件系统架构由4部分组成
  板极支持包,介于开发板硬件和操作系统之间的一层软件抽象,主要的目的是抽象操作系统对硬件的操作
  操作系统,统一管理硬件资源的软件系统
  应用编程接口,是操作系统提供给应用程序的编程接口
  应用程序,位于最顶层负责系统功能和业务逻辑的实现
  这种模型在操作系统与硬件之间对增加了一层BSP由BSP直接与硬件交互,这样嵌入式操作系统的代码变成了与硬件无关的代码,提高了程序的移植性,方便嵌入式系统跨平台移植。
  热点专题推荐: 
  233网校编辑推荐:※※
  欢迎进入:233网校“”助您考试顺利通关!
责编:ldy&&&
课程专业名称
原价/优惠价
¥150 / ¥100
¥150 / ¥100
¥150 / 100
¥150 / ¥100
¥150 / ¥100
¥150 / ¥100
¥150 / ¥100加载中,请稍候...
加载中,请稍候...
全国计算机等级考试三级教程——嵌入式系统开发技术(2013年版)
促销信息:
商品评分:
配&送&至:
服  务:
温馨提示:
赠  品:
促销信息:
正在加载中,请稍候...
正在加载中,请稍候...
正在加载中,请稍候...
全国计算机等级考试三级教程——嵌入式系统开发技术(2013年版)
商品名称:全国计算机等级考试三级教程——嵌入式系统...
商品编号:
上架时间: 14:47:48
商品毛重:1.0kg
商品产地:
如果您发现商品信息不准确,
基本信息 书名:全国计算机等级考试三级教程——嵌入式系统开发技术(2013年版)
原价:42.00元 作者:教育部考试中心编 出版社:高等教育出版社 出版日期: ISBN:8 字数:490000 页码: 版次:1 装帧: 开本: 商品标识: 编辑推荐
&&&&编者张福炎受教育部考试中心委托,编写了《全国计算机等级考试三级教程——嵌入式系统开发技术(2013年版)》,以满足报考“嵌入式系统开发技术”科目的广大考生复习的需要。由于嵌入式系统涉及数字技术与集成电路、计算机组成原理、网络通信、实时操作系统、程序设计等知识,编写教材的难度较大,编者在撰写本书时严格按照《嵌入式系统开发技术考试大纲》的要求,对考生需要掌握的知识和技能进行了较为全面、系统的阐述。考虑到报考入员已经在程序设计、计算机组成原理和操作系统方面有一定基础,所以本书只对考试大纲中涉及的重点知识和技能加以讲解,一些基础知识和基本概念限于篇幅无法展开,请读者参考其他相关教材。
&&&& 张福炎主编的《全国计算机等级考试三级教程——嵌入式系统开发技术(2013年版)》是受教育部考试中心委托,按照教育部考试中心颁布的《全国计算机等级考试三级嵌入式系统开发技术考试大纲(2013年版)》的要求而编写的。全书共5章,分别对嵌入式系统的概念与基础知识、嵌入式处理器、嵌入式系统硬件组成、嵌入式系统软件、嵌入式系统的开发等相关知识和技能进行了详细讲解,以满足报考嵌入式系统开发工程师岗位证书的广大考生复习的要求。&&&&《全国计算机等级考试三级教程——嵌入式系统开发技术(2013年版)》结构合理、概念清晰、理论联系实际,既可作为全国计算机等级考试三级嵌入式系统开发技术的考试用书,也可作为高等学校嵌入式系统相关课程的教材或培训用书。
第1章&&嵌入式系统概论&&1.1&&嵌入式系统及其应用&&&&1.1.1&&嵌入式系统&&&&1.1.2&&嵌入式系统的组成与分类&&&&1.1.3&&SoC芯片&&1.2&&嵌入式系统与数字媒体&&& 第1章 嵌入式系统概论 1.1 嵌入式系统及其应用 1.1.1 嵌入式系统 1.1.2 嵌入式系统的组成与分类 1.1.3 SoC芯片 1.2 嵌入式系统与数字媒体 1.2.1 数字(电子)文本 1.2.2 数字图像 1.2.3 数字音频与数字视频 1.3 嵌入式系统与网络通信 1.3.1 数字通信 1.3.2 计算机网络 1.3.3 互联网 小结 自测题第2章 嵌入式处理器 2.1 典型嵌入式处理器概述 2.1.1 嵌入式处理器主要内核系列 2.1.2 ARM处理器的主要特点 2.2 ARM处理器体系结构 2.2.1 ARM处理器内核的发展 2.2.2 ARM处理器内核分类 2.2.3 ARM工作状态及工作模式 2.2.4 ARM处理器的寄存器组织 2.2.5 ARM处理器的异常 2.2.6 ARM的存储器格式及数据类型 2.2.7 ARM处理器中MMU和MPU 2.3 典型ARM处理器内核 2.3.1 ARM内核命名 2.3.2 ARM9典型内核ARM920T 2.3.3 Cortex—A典型内核 2.3.4 Cortex—M典型内核 2.3.5 Conex—R典型内核 2.4 ARM处理器指令系统 2.4.1 ARM指令分类及指令格式 2.4.2 ARM指令的寻址方式 2.4.3 ARM指令集 2.4.4 Thumb指令集 2.4.5 Thumb一2指令集 2.4.6 ARM处理器支持的伪指令 2.5 ARM汇编语言程序设计 2.5.1 ARM汇编器所支持的伪指令 2.5.2 ARM汇编语言的语句格式 2.5.3 汇编语言的程序结构 2.5.4 ARM汇编语言程序设计 2.5.5 嵌入式C语言与汇编语言混合程序设计 小结 自测题第3章 嵌入式系统硬件组成 3.1 嵌入式系统硬件组成概述 3.1.1 嵌入式最小硬件系统 3.1.2 基于ARM内核的典型嵌入式应用系统硬件组成 3.2 嵌入式处理芯片 3.2.1 ARM的AMBA总线体系结构及标准 3.2.2 基于ARM内核的嵌入式芯片的硬件组成 3.2.3 常用ARM嵌入式处理芯片 3.2.4 嵌入式处理芯片的选型 3.3 嵌入式系统的存储器 3.3.1 存储器层次结构 3.3.2 存储器分类 3.3.3 存储器主要性能指标 3.3.4 片内存储器 3.3.5 片外存储器 3.3.6 外部存储设备 3.4 I/O接口及常用I/O设备 3.4.1 通用I/O接口GPIO 3.4.2 集成电路互连总线接口I2C 3.4.3 串行外设接口SPI 3.4.4 串行异步通信接口UART 3.4.5 通用串行总线USB 3.4.6 高清多媒体接口HDMI 3.4.7 常用简单输入设备 3.4.8 常用简单输出设备 3.5 ARM内核典型嵌入式处理芯片 3.5.1 S3C2410/S3C2440芯片的内部结构 3.5.2 存储器控制组件 3.5.3 时钟及电源管理组件 3.5.4 中断控制器及中断控制 3.5.5 实时时钟RTC 3.5.6 通用I/O接口GPIO 3.5.7 串行异步通信接口UART 3.5.8 看门狗定时器WDT 3.6 嵌入式系统外部通信接口 3.6.1 基于UART的RS—232/RS—485接口 3.6.2 CAN总线接口 3.6.3 以太网通信接口 3.6.4 常用无线通信接口 小结 自测题第4章 嵌入式系统软件 4.1 嵌入式系统的软件组成 4.2 嵌入式操作系统 4.2.1 实时系统 4.2.2 嵌入式操作系统概述 4.2.3 主流嵌入式操作系统 4.2.4 嵌入式操作系统分类 4.2.5 嵌入式操作系统的仿真平台 4.3 硬件抽象层、板级支持包和引导加载程序 4.3.1 术语溯源 4.3.2 硬件抽象层 4.3.3 板级支持包 4.3.4 引导加载程序 4.4 嵌入式Linux操作系统 4.4.1 Linux概述 4.4.2 Linux源代码下载和阅读 4.4.3 嵌入式Linux 4.4.4 嵌入式Linux的顶视图 4.5 嵌入式操作系统μC/OS—Ⅱ 4.5.1 μC/OS—Ⅱ的基本特点 4.5.2 μC/OS—Ⅱ的层次位置 4.5.3 μC/OS—Ⅱ的代码结构与初始化 4.5.4 μC/OS—Ⅱ的内核 4.5.5 μC/OS—Ⅱ的任务调度 4.5.6 μC/OS—Ⅱ的任务切换 4.5.7 μC/OS—Ⅱ的中断处理 4.5.8 μC/OS—Ⅱ的时间管理 4.5.9 μC/OS—Ⅱ的任务间通信 4.5.10 μC/OS—Ⅱ的移植 小结 自测题第5章 嵌入式系统的开发 5.1 开发嵌入式系统的基础知识 5.1.1 嵌入式系统的开发过程 5.1.2 嵌入式系统的开发平台与工具 5.1.3 嵌入式系统的调试 5.2 系统开发工具软件 5.2.1 ADs 1.2工具软件 5.2.2 RVDS 5.2.3 GNU 5.3 系统开发实例 5.3.1 数字式电子钟 5.3.2 便携式心电记录仪 5.3.3 基于嵌入式Web服务器的应用设计 小结 自测题附录1 全国计算机等级考试三级嵌入式系统开发技术考试大纲(2013年版)附录2 全国计算机等级考试三级嵌入式系统开发技术样卷及参考答案附录3 自测题答案参考资料
暂无 媒体推荐
本产品质保期为:
服务承诺:
注:因厂家会在没有任何提前通知的情况下更改产品包装、产地或者一些附件,本司不能确保客户收到的货物与商城图片、产地、附件说明完全一致。只能确保为原厂正货!并且保证与当时市场上同样主流新品一致。若本商城没有及时更新,请大家谅解!
权利声明:京东上的所有商品信息、客户评价、商品咨询、网友讨论等内容,是京东重要的经营资源,未经许可,禁止非法转载使用。
注:本站商品信息均来自于合作方,其真实性、准确性和合法性由信息拥有者(合作方)负责。本站不提供任何保证,并不承担任何法律责任。
正在加载中,请稍候...
温馨提示:因厂家更改产品包装、产地或者更换随机附件等没有任何提前通知,且每位咨询者购买情况、提问时间等不同,为此以下回复仅对提问者3天内有效,其他网友仅供参考!若由此给您带来不便请多多谅解,谢谢!
正在加载中,请稍候...
正在加载中,请稍候...
正在加载中,请稍候...
正在加载中,请稍候...
正在加载中,请稍候...
正在加载中,请稍候...
正在加载中,请稍候...
正在加载中,请稍候...
正在加载中,请稍候...
正在加载中,请稍候...
正在加载中,请稍候...
正在加载中,请稍候...
正在加载中,请稍候...
浏览了该商品的用户还浏览了
正在加载中,请稍候...
浏览了该商品的用户最终购买了
正在加载中,请稍候...
计算机考试排行榜
购买了该商品的用户还购买了
正在加载中,请稍候...
浏览了该商品的用户还浏览了
正在加载中,请稍候...
根据浏览猜你喜欢
正在加载中,请稍候...
正在加载中,请稍候...2014年计算机三级嵌入式系统开发技术重点内容(2)
来源:  9:49:40 【】 
“2014年计算机三级嵌入式系统开发技术重点内容”提供给各位考生备考,希望对大家有所帮助!
  S3C44B0的端口M件及应用
  多功能GPIO的配置方法:
  1、端口配置寄存器PCONA~PCONG决定A~G端口的功能
  2、端口数据寄存器PDATA~PDATG端口A~G的数据,可输入输出
  3、上拉电阻寄存器PUPC~PUPG决定C~G端口是否内部上拉
  4、特殊上拉电阻寄存器
  SPUPR决定数据总线是否上拉
  S3C44B0的UART开发应用
  对于S3C44B0,已知MCLK=60MHz,阅读程序回答问题:
  ARM汇编语言如下,试说明完成的功能。
  LDR R0,=rPCONA
  LDR R1,=0x3FF
  STR R1,[R0] ;A口功能2
  LDR R0,=rPCONB
  LDR R1,=0x7FF
  STR R1,[R0] ;B口功能2
  LDR R0,=rPCOND
  MOV R1,=0x0055
  STR R1,[R0] ;D口中GPD7~GPD4输入,GPD3~GPD0输出
  LDR R0,=rPCONF
  LDR R1,=0x120000
  STR R1,[R0] ;GPF6,7为UART1RXD和TXD,其余GPF为输出
  LDR R0,=rPCONG
  MOV R1,#0xFFFF
  STR R1,[R0] ;F口为外部中断
  解答:具体功能见注释!
  S3C44B0的UARTM件及开发
  常用UART寄存器
  1、UART线路控制寄存器ULCON0和ULCON1
  决定字符格式(数据位数、停止位、奇偶校验位,红外和正常模式)
  2、UART控制寄存器UCON0和UCON1
  决定中断类型、发送和接收触发方式、接收和发送中断允许等)
  3、UART发送接收状态寄存器UTRSTAT0和UTRSTAT1反映接收和发送状态
  4、 UART发送接收数据寄存器UTXH0和UTXH1保持发送和接收的数据
  5、UART波特率发生器决定通信波特率
  UBRDIVn =INT(MCLK/(波特率×16)+0.5)-1
  S3C44B0的UART开发应用
  利用S3C44B0进行串行通信,已知MCLK=60MHz,阅读程序回答问题:
  LDR R0,=rPCONE
  ORR R1,R0,#0x28 00 10 10 00
  STR R1,[R0];写PCONE使GPE1GPE2为TXD0和RXD0用于串行通信功能
  LDR R0,rUFCON0
  MOV R1,#0
  STR R1,[R0] ;UFCON0=0禁止FIFO
  LDR R0,rULCON0
  ORR R1,#0x23 ;
  STR R1,[R0] ;字符格式为:8位数据,1位停止位,奇校验
  LDR R0,=rUCON0
  ORR R1,R0,#0xC1
  STR R1,[R0] ;写UART0控制寄存器使允许接收中断正常接收发送
  LDR R0,=rUBRDIV0
  LDR R1,=325
  STR R1,[R0] ;设定波特率为11520BPS
  1、说明本程序完成的功能
  2、串行通信波特率是多少?
  3、对程序进行注释
  解答:1、本程序段完成的是对UART0进行初始化,使用GPE1和GPE2用于UART0的TXD0和RXD0进行串行通信,通信字符格式为8位数据,1位停止位,奇校验,禁止FIFO,允许接收中断,正常接收和发送。
  2、串行通信波特率根据UBRDIV0=[MCLK/(波特率×16)-0.5]怪整数
  所以:波特率=MCLK/((UBRDIV0+0.5)*16)=5.5*16)=11520bps
  3、注释如上。1&&&  相关推荐:
文章责编:wuchong& 看了本文的网友还看了
?&&( 10:18:09)?&&( 10:17:19)?&&( 10:15:54)?&&( 10:14:17)?&&( 10:11:58)?&&( 10:11:04)
? ?   ? ?   ? ?   ? ?   ? ?
? ?   ? ?   ?
?   ? ?    ? ?   ? ?   ? ?   ? ?
? ?   ? ?
实用工具 |
| 大全 | 大全
     |
版权声明:如果网所转载内容不慎侵犯了您的权益,请与我们联系,我们将会及时处理。如转载本内容,请注明出处。
Copyright & 2004- 网 All Rights Reserved 中国科学院研究生院权威支持(北京) 电 话:010- 传 真:010-

我要回帖

更多关于 杨颖有没有演过三级 的文章

 

随机推荐